数字逻辑设计2016

Size: px
Start display at page:

Download "数字逻辑设计2016"

Transcription

1 数字系统逻辑设计 Digital System Logic Design 佟冬

2 人工智能 - 大数据 - 物联网 - 云计算 - 网络安全 Cloud/Flog 云 / 雾 2

3 课程介绍 欢迎进入数字世界! 3

4 4 2016: 人工智能 AI 元年

5 5 AlphaGo 的硬件基础 : 超计算机 +TPU

6 中国 : 量子卫星 ( 量子通讯 )

7 7 未来 : 量子计算 通用加速器

8 异构多核的时代 : 处理器 加速器 FPGA 本课程是 FPGA 硬件设计的基础 8

9 Apple iphone7 中的 FPGA FPGA 9

10 为什么学习逻辑设计? 显而易见的原因 本课程是计算机科学和计算机工程课程的一部分 是所有现代计算设备的实现基础 用小部件实现更大的系统 提供计算机如何工作的基础模型 更重要的原因 硬件内在的并行性让我们第一次涉及到并行计算 本课程提供了一个与软件设计相对应的的有趣知识, 有利于进一步大体上理解 计算 Computation 最新的原因 可重构计算 : 基于 FPGA 的加速器计算 10

11 课程介绍 课程名称 : 数字系统逻辑设计 课程类型 : 本科生限选课 学生专业 : 计算机科学与技术 学时与学分 :48 学时,3 学分 主讲教师 : 佟冬 办公室地址 : 理科 1 号楼 1818 房间 电话 : 预备知识 : 数学, 物理, 电路 11

12 12 上课方式 上课时间 周四 ( 每周 ) 7-9 节 ( 二教 411) 课程网址 学校教学网 关于答疑 学校教学网讨论, 答疑 考试答疑 : 考试前一天 助教 陈鑫宇 :[email protected] 付天怡 :[email protected]

13 教材和参考书 主要参考书 Digital Design: a System Approach, by William J. Dally. [ 教学网 pdf] 现代逻辑设计 Contemporary Logic Design, by R. H. Katz and G. Borriello, 罗嵘等译, 第二版, 电子工业出版社 ( 中文版 ) 白中英, 数字逻辑与数字系统, 第四版 立体化教材, 科学出版社,2007 Digital Design Principles and Practices, by J. F. Wakerly, 第三版, 高等教育出版社 ( 影印版 ) 13

14 课程考核 平时成绩 (15%) 课程参与情况 5% 书面作业 10% 期中考试 (20%)4 月 27 日 FPGA 设计大作业 (15%) 期末考试 (50%)6 月 22 日 相关实验类课程 数字逻辑实验 : 周三 周五 周日晚 14

15 15 课程结构 概述 基础理论知识 数字系统和编码 布尔代数基础 数字电路基础 数字电路分析与设计 组合电路分析与设计 同步时序电路分析与设计 可编程逻辑器件和设计软件实践 原理图 Verilog 设计 Xilinx BASYS2 开发板实践

16 学习收获 掌握数字电路设计的基础理论 了解实现数字电路的工艺器件基本原理 掌握数字电路的分析方法 重点掌握数字电路设计方法和实现方法 培养对计算机硬件设计的兴趣 了解数字系统设计的现状 掌握用可编程器件实现数字电路的方法 学习简单的并行的思维方式 16

17 17 Xilinx BASYS2 实验板

18 最终课程项目 : 简单计算器 十进制输入 十进制输出 加法 减法 除法 原理图和 Verilog 设计 输入 FPGA 输出 18

19 人是如何计算的? 简单的模型? 感知 : 眼 耳等 判断 命令 : 行为 记忆 大脑 19

20 如何做出一个能计算的设备? 模拟数据 人的计算方法 模拟数据? 数据? 计算设备 数据? 20

21 绪论 佟冬

22 一个简单的模型 传感器 sensors 模拟世界 A/D 数字世界 D/A 执行器 actuators 22

23 模拟和数字 (Analog vs. Digital) 模拟量 时间上和量上都是连续的 缺点 : 很难度量, 容易受噪声的干扰, 难以保存 优点 : 用精确的值表示事物 真实的世界是模拟的! 数字量 时间上和量上都是离散的 ( 非连续的 ) 优点 : 更多的灵活性, 更快 更精确 更复杂的计算 容易实现存储设备, 误差监测和修正, 容易最小化 可避免噪声累积干扰 二进制编码 23

24 模拟信号和数字信号之间的转换 模 / 数转换 (A/D) 采样 -> 量化 -> 编码 数字序列 数 / 模转换 (D/A) 模拟低通滤波器 近似的模拟信号 失真 (a) 模拟形式 (b) 采样后的模拟形式 (c) 数字形式 24

25 数字系统设计 数字系统 以数字的形式对信息进行存储 处理和传输的系统 什么是设计? 给定一个问题的表述, 从可用功能部件集合中从优选择, 得到一种解决问题的办法 分而治之的方法 工具 方法学 满足一定的约束 (Constraint) 性能, 价格, 质量, 美观等等 25

26 逻辑设计 (Logic Design) 决定数字逻辑元件的集合, 执行一个指定的控制过程 数据加工或者通信功能, 并决定逻辑元件间的互连 选择什么逻辑元件 实现技术 固定功能的芯片器件 芯片内部的晶体管 可编程器件 FPGA 设计需要优化或改造以满足设计约束 性能 面积 功耗 成本 26

27 现代逻辑设计 现代逻辑设计的特点 设计复杂 要求很短的开发时间 数字硬件成本很低, 性能却很高 现代逻辑设计的趋势 用软件工具自动生成数字电路 (EDA ESL) 采用已经设计好的数字元件 (IP) 更加关注规格说明书的制作 (Specification) 硬件和软件协同设计 27

28 计算 : 抽象和实现 (0 1 = 与或非 ) 本课程是关于物理上如何实现计算, 采用物理器件并用电压来表示逻辑值 计算的基本单元 : 表示 : 连线上的 0 和 "1" 赋值 :x = y 数据操作 :x + y 5 控制 : 顺序结构 : 条件结构 : 循环结构 : A; B; C if x == 1 then y for ( i = 1 ; i == 10, i++) 过程结构 : A; proc(...); B; 本课程将学习这些如何用硬件实现并组成计算设备 28

29 数据的数字表示 二进制数 基数 :r = 2 数字集 :(0, 1) ( ) 2 bit 比特 29

30 选择二进制数的数学意义 数的表示能力 n 位 r 进制数共有 N =r n 个不同的数 选择二进制的原因 两个状态的材料最容易获得 数学的证明 表示 n 位 r 进制所用的材料与 nr 成正比 log n nr N log N log r r log( r log log N r n ) n log r Cr log N ( ) log r r e

31 编码 (Code) 二进制 1824, 路易 布莱尔 Louis Braille 盲文, 国际通称 布莱尔 (braille) 31

32 摩斯码 二进制 1844 Samuel Morse 电报 编码和解码 航海信号灯的开和关表示信息 哈夫曼编码 : 对越频繁出现的字符采用越短的码 32

33 用数字信号表示信息 二值信息 : 灯的开 / 关 :1/0 集合的元素 : 000 白色 001 红色 010 蓝色 011 黄色 100 紫色 101 桔色 110 绿色 111 黑色 连续量 :

34 计算机编码 编码 (Code) 利用给定符号集合对信息的一种系统的 标准化的表示 采用二进制编码 : N 2 n,n=log2(n) 编码的可计算性 计算机中的编码 数字编码 字符编码 检错码和纠错码 其他编码 ( 汉字 多媒体 ) 如何用二进制表示年 月 日 小时 分钟 秒? 34

35 二进制的信号表示 电信号和逻辑值 在电路中, 用电压的高低来表示逻辑值 高电压 H 不稳定 低电压 L 电信号 V max V H V L V min 正逻辑 1( 真 ) 0( 假 ) 逻辑值 负逻辑 0( 假 ) 1( 真 ) 一个信号被置为逻辑 1 称为有效的或者真 一个信号被清为逻辑 0 称为无效的或者假 高有效信号 ( 正逻辑 ) 和低有效信号 ( 负逻辑 ) 信号的极性 (Polarity) 表示信号是高有效或是低有效 35

36 数字计算机的数学基础 1850s, George Boole 将逻辑表述映射到符号 采用数学的方法处理逻辑推理 An investigation into the Laws of Thought 1938s, Claude Elwood Shannon 将布尔代数和硬件开关相联系 第一次提出 bit( 比特 ) 表示信息 A Symbolic Analysis of Relay and Switching Circuits(1938) Master thesis in MIT 香农加入 AT&T Bell 实验室 The mathematical theory of communication,

37 如何做一个能计算的设备? 模拟数据 人的计算方法 布尔代数 模拟数据 ,1? 信号电压 二进制数据 开关电路 计算设备 电压高低 二进制数据 37

38 逻辑门符号 通行的组合逻辑系统采用被称为 逻辑门 的标准符合表示 Buffer, NOT A Z AND, NAND A B Z OR, NOR A B Z 38

39 开关 : 数字系统物理实现的基本单元 简单电路的实现 A Z 关开关 ( 如果 A 是 1 ) 电灯泡亮 A Z 打开开关 ( 如果 A 是 0 ) 电灯泡不亮 Z A 39

40 开关 ( 续 ) 用开关构造更复杂的功能 ( 布尔函数 ): AND A B Z A and B A OR Z A or B B 40

41 布尔代数和开关电路 : 与非门 (NAND) a b f NAND (a, b) = ab A B Y L LH L HL H HH 布尔代数 1 1 (a) 0 H H (b) L 逻辑门 A B Y A B Y A B & Y (c) 高 (d) A (e) B 高 开关电路 A Z A Z B B 41 低 低

42 数字设计的表示法 物理器件 Physical devices (transistors, relays) 开关 Switches 真值表 Truth tables 布尔代数 Boolean algebra 门 Gates 波形图 Waveform 有穷状态行为 Finite state behavior 寄存器传输行为 Register-transfer behavior 并发抽象描述 Concurrent abstract specification 42

43 组合电路和时序电路 数字系统的简单模型是有输入和输出的部件 输入 系统 输出 43

44 人是如何计算的? 简单的模型? 感知 : 眼 耳等 判断 命令 : 行为 记忆 大脑 44

45 数字逻辑电路 简单的模型 输入信号 组合电路 输出信号 存储元件 时序电路 45

46 组合电路和时序电路 组合电路 输出值是输入值的逻辑函数 输入值变化后一段时间后出现新的输出值 电路没有记忆功能 电路中没有循环反馈 (feedback loop) 和时钟 时序电路 输出值是输入值和电路状态的函数 输入变化后新的输出出现在下一个时钟事件或者其他事件发生 电路有循环反馈, 存在存储元件 46

47 组合电路举例 日历子系统, 计算每个月的天数 用来在显示器上显示 输入 : 月份 闰年标志 输出 : 天数 47

48 软件的实现 integer number_of_days ( month, leap_year_flag) { } switch (month) { } case 1: return (31); case 2: if (leap_year_flag == 1) then return (29) else return (28); case 3: return (31);... case 12: return (31); default: return (0); 48

49 组合数字系统硬件实现 问题 : 输入输出的数量? 月的二进制表示? 4 个输出线 电路行为 : 组合电路 真值表 month leap d28 d29 d30 d31 month leap d28 d29 d30 d

50 组合电路实现 本课程讲学习如何设计? 50

51 时序电路举例 组合门锁 : 连续输入 3 个正确的密码, 才能打开门 ; 只要有一个密码不对, 门锁将复位, 不接受任何密码 ; 知道特殊的复位操作才能打开门 输入 : 输入值序列, 复位信号 reset 输出 : 门开 / 关 存储 : 必须记住密码组合 51

52 软件实现 integer combination_lock ( ) { integer v1, v2, v3; integer error = 0; static integer c[3] = 3, 4, 2; while (!new_value( )); v1 = read_value( ); if (v1!= c[1]) then error = 1; while (!new_value( )); v2 = read_value( ); if (v2!= c[2]) then error = 1; while (!new_value( )); v3 = read_value( ); if (v2!= c[3]) then error = 1; 52 } if (error == 1) then return(0); else return (1);

53 实现 : 时序电路实现 new value reset clock state open/closed 53

54 实现 : 时序电路实现 closed ERR reset closed S1 C1=value & new C1!=value & new closed S2 C2=value & new C2!=value & new S3 closed C3=value & new C3!=value & new open OPEN not new not new not new 54

55 实现 : 时序电路实现 数据通路 :Datapath 存储预设密码 比较器 控制器 :Controller 有穷状态机控制 ; 状态 控制数据通路 value comparator 数据通路 C1 C2 C3 multiplexer mux control new 控制器 equal controller reset clock equal open/closed 55

56 数字系统 数字系统 数据通路 控制器 代码寄存器 算逻部件 ALU 多选器 状态寄存器 译码器 寄存器 组合逻辑 开关网络 56

57 Verilog HDL 硬件描述语言 Modules: 说明输入, 输出, 双向和内部信号 连续赋值 : 一个门的输出任何时刻都是输入的函数结果 ( 不需要调用 ) 传播延迟 : 输入影响输出的时间和延迟的概念 构成 Composition: 通过线将模块连接在一起 层次化 : 模块分解成一些功能模块 57

58 Verilog HDL 和编程语言的关系 程序结构 Program Structure 多次例化相同类型的模块 通过原理图表明模块之间的连接关系 模块的层次化结构 赋值 Assignment 连续赋值 continuous assignment ( 逻辑始终计算 ) 传播延迟 propagation delay ( 计算耗费时间 ) 信号时序非常重要 ( 计算的结果何时产生效果 ) 数据结构 Data structures 位宽显式的拼写出来, 不支持动态结构 不支持指针 并行性 Parallelism 硬件是自然地并行运行 ( 必须支持多线程 ) 赋值并行的发生 ( 不仅仅是串行执行的 ) 58

59 日历子系统组合电路的 Verilog 实现 59 确定一个月的天数 ( 控制钟表的显示 ) module num_of_days(month, leap_f, days) input [3:0] month; input leap_f; output [4:0] days leap_f) begin case (month) 4 b0001: days = 31; 4 b0010: days = 28 + leap_f; default: days = 0; endcase end endmodule

60 当前数字设计的趋势 越来越复杂的设计 性能越来越高, 能效性是关键 越来越短的推向市场时间 (Time to Market) 越来越低的价格 大量使用计算机辅助设计工具 多层次的设计描述 大量使用复用技术 IP(Intellectual Property) 验证技术成为关键 (60%-80% 的时间 ) 60

61 课程重点 在设计层次上以门级 (Gate Level) 为主 是一门关于逻辑门和连接线的艺术 A/D -> 数字处理和存储 -> D/A 数字处理 原理 方法 ( 分析 设计和优化 ) 实现 ( 器件 ) 掌握数字设计中的 最基础的知识 最基本的方法 Verilog 和 FPGA 设计 61

62 计算的简史 ( 硬件部分 ) 从人脑到电脑

63 63 人是如何计算的? 计数 count 计算 calculate 通过数学过程来判定 to determine by mathematical processes 计算器 Calculator, 可以执行数学计算的电子设备 an electronic device for performing mathematical calculations 计算机 computer 计算的人 一种可以存储 查询和处理数据的可编程电子设备, a programmable usually electronic device that can store, retrieve, and process data

64 计算的历史 计算机历史只有 70 多年? 不对! 数字电子计算机的历史只有 70 多年! 计算机革命发生在过去的 70 多年中而且还正在进行 计算和计算机的历史源远流长 把握历史 时间 地点 人物 重要事件 计算的历史伴随着计算机的发展和器件的发展 64

65 数字的出现 数字的出现 数字在各个古代文明中都独立的存在 数字都以十进制数为基础 阿拉伯数字 Digit 的解释 人的手指或脚趾 指宽 阿拉伯数字符号从 0 到 9 中的任意一个 用在计算系统中的符号 65

66 早期的计算工具 计算的出现 计算的需求 原始的计算方法 最早的 计算机 算盘 ( 按位记数法 ) John Napier 发明对数 数字和带数字的木条进行计算 1633 Oughtred 发明计算尺 66

67 机械计算机 Blaise Pascal 加法器 1673 Leibniz 四则运算计算器 19 世纪 Charles Babbage 齿轮 差分机 (difference engine) 构思了一台由存储装置和算术装置组成的分析机 (Analytical engine) 由于工艺水平的限制当时没有能够实现 第一台计算机 67

68 68 最早的计算器公元前 年

69 穿孔卡片和程序 1804 Joseph Jacquard 穿孔卡片式织布机 Ada Byron aka Lady Lovelace 概念性的程序 指令存储 实用穿孔卡片 打印的能力 Computer 词的出现 到 1940 前 Computer 指雇佣来负责计算数字的人 69

70 齿轮 + 穿孔卡片 机械计算器 1886 Burroughs 纪录式加法器 1889 Hollerith 穿孔卡片系统 1911, CTR 公司 1924, IBM 公司 70

71 布尔代数和开关电路 : 与非门 (NAND) a b f NAND (a, b) = ab A B Y L LH L HL H HH 布尔代数 1 1 (a) 0 H H (b) L 逻辑门 A B Y A B Y A B & Y (c) 高 (d) A (e) B 高 开关电路 A Z A Z B B 71 低 低

72 电磁时代 : 继电器 1835 Joseph Henry 继电器 (relay) 1876 Alexander Bell 电话 AT&T 公司 电话开关网络 72

73 机电计算机 Konrad Zuse s Z-1 (1935) 1937,George Slibitz of Bell Laboratory Model-K 使用继电器设计自动计算器 1944, IBM/Harvard Mark-I 73

74 ABC- 第一台数字电子计算机 1942 John Atanasoff Clifford Berry 爱荷华州立学院 (Iowa State College) ABC: Atanasoff-Berry Computer 二进制 280 真空管 315 公斤 74

75 第一代数字电子计算机 - 真空管 1904 John A Fleming diode vacuum tube 1906 Lee de Forest threeelectrode vacuum tube 1943 Colossus Mark I 1946 第一台通用的数字电子计算机 ENIAC 十进制 个真空管 ( 电子管 ) Presper Eckert John Mauchly 75

76 第二代数字电子计算机 - 晶体管 Bell Labs John Bardeen Walter Brattain William Shockley 发明晶体管 (Transistor) 1956 年诺贝尔物理学奖 1951 William Shockley invents the junction transistor( 结型晶体管 ) Texas Instruments silicon transistor 76

77 第三代数字电子计算机 - 集成电路 集成电路 (Integrated Circuit, IC) 1958, 德州仪器 (TI) Jack Kilby 用线连接 5 个元件 2000 年诺贝尔物理学奖 Robert Noyce, 仙童 (Fairchild) 1959, 德州仪器 (TI),Jack Kilby Flip-flop IC 双极型晶体管 (TTL, ECL) 77

78 第三代数字电子计算机 ( 续 ) 1961, 仙童 第一个单片平面集成电路,set/reset flip-flop 1962, 仙童 NPN 晶体管 1969, 仙童 MOS 管 双极性晶体管集成电路 (TTL, ECL) SSI(Small Scale IC) and MSI(Medium Scale IC) bit ASCII 78

79 第四代计算机 - 大规模集成电路 微处理器 集成电路工艺的发展 大规模集成电路 (Large Scale IC, LSI) 超大规模集成电路 (Very Large Scale IC, VLSI) 1971,Intel, 微处理器,4004 Ted Hoff 2300 晶体管, 3x4 mm 2 Intel 8008, 8080, Z-80, ,Carver Mead and Lynn Conway An Introduction to VLSI systems 79

80 Moore 定律 Dr. Gordon E. Moore is Chairman Emeritus of Intel Corporation. He co-founded Intel in 1968, serving initially as Executive Vice President. He became President and Chief Executive Officer in 1975 and held that post until being elected Chairman and Chief Executive Officer in He remained CEO until 1987 and served as Chairman until being named Chairman Emeritus in The number of transistors per integrated circuit would double every 18 month. 这个论断是在第一块平面集成电路产生 4 年以后的 1965 年做出的 当时认为这个发展趋势将持续到 1975 年 事实上, 这个发展规律在目前仍是正确的 按目前发展趋势, 这个规律仍将有效至少 10 年 80

81 81 Moore s law 2015

82 82

83 83

84 84 集成电路工艺发展 ( 来源 :IBM)

85 85 集成电路工艺发展 ( 来源 :IBM)

86 86 集成电路的发展

87 87 集成电路的发展 (2015): 规模

88 88 集成电路的发展 (2016): 频率

89 Intel Xeon E v3 22nm 18-Core 16 双线程 Haswell 核 45MB L3 缓存 4 DDR4 通道 5.56B 晶体管 22nm CMOS W 1.6~3.8GHz 89

90 集成电路工艺的新进展 Intel 3D tri-gate CMOS 3D-stack Chip 90

91 集成电路工艺最新进展 2010 年 2 月 自然纳米技术 91

92 纳电子 Nanoelectronic 碳纳米管 Carbon nanocube 碳纳米线 Carbon nanowire 92

93 石墨烯 Graphene 2010 年诺贝尔物理奖 A. K. Geim K. S. Novoselov Electric field effect in atomically thin carbon films, Science, Oct.22,

94 94 忆组器 Memristor

95 下一代计算机? 量子计算机 分子计算机 生物计算机 仿生计算机 类脑计算机 脑机合作计算机 95

96 设计方法和工具的发展 手工 物理层设计 CAD 门级和开关级 EDA 硬件描述语言 (Verilog and VHDL) 综合工具 验证工具 布局布线工具 ESL 高级描述语言 (SystemC, C++) 下一代设计方法 处理器生成器 (Generator)? 96

97 课程小结 数字系统 对数字处理和存储的系统 模拟世界 模拟量 A/D 数字世界? D/A 97

数字逻辑设计2013

数字逻辑设计2013 数字逻辑设计 Digital Logic Design 佟冬 [email protected] http://mprc.pku.edu.cn/courses/digital/2014spring 课程介绍 欢迎进入数字世界! 为什么学习逻辑设计? 显而易见的原因 本课程是计算机科学和计算机工程课程的一部分 是所有现代计算设备的实现基础 用小部件实现更大的系统 提供计算机如何工作的基础模型

More information

数字逻辑设计2013

数字逻辑设计2013 数字逻辑设计 Digital Logic Design 佟冬 [email protected] http://mprc.pku.edu.cn/courses/digital/2013spring 课程介绍 欢迎进入数字世界! 为什么学习逻辑设计? 显而易见的原因 本课程是计算机科学和计算机工程课程的一部分 是所有现代计算设备的实现基础 用小部件实现更大的系统 提供计算机如何工作的基础模型

More information

数字逻辑设计2016

数字逻辑设计2016 数字系统逻辑设计 Digital System Logic Design 佟冬 [email protected] http://mprc.pku.edu.cn/courses/digital/2016spring 机器人 - 人工智能 - 大数据 - 云计算 - 虚拟现实 Cloud 云 2 课程介绍 欢迎进入数字世界! 3 4 集成电路的功耗问题 (Power) 5 集成电路的功耗问题

More information

PowerPoint Presentation

PowerPoint Presentation 课程代码 :04830100 数字逻辑设计 Digital Logic Design 佟冬 Microprocessor R&D Center [email protected] http://mprc.pku.edu.cn/courses/digital/2010fall 欢迎进入数字世界! 2 课程介绍 课程名称 : 数字逻辑设计 课程类型 : 本科生必修课 学生专业 : 计算机

More information

PowerPoint Presentation

PowerPoint Presentation 课程代码 :04830100 数字逻辑设计 Digital Logic Design 佟冬 Microprocessor R&D Center [email protected] http://mprc.pku.edu.cn/courses/digital/2011fall 欢迎进入数字世界! 2 课程介绍 课程名称 : 数字逻辑设计 课程类型 : 本科生必修课 学生专业 : 计算机

More information

第一篇 网络管理基础

第一篇  网络管理基础 第 一 部 分 计 算 机 组 成 与 结 构 第 1 章 计 算 机 发 展 历 史 计 算 的 历 史 十 分 悠 久, 可 以 追 朔 到 原 始 人 用 手 指 计 算 石 头 计 算 或 结 绳 计 算, 当 文 化 越 来 越 复 杂 社 会 越 来 越 进 步, 计 算 工 具 也 在 相 应 变 化, 现 代 计 算 机 的 出 现 就 源 于 这 种 需 求 计 算 机 无 疑 是

More information

9 什 么 是 竞 争 与 冒 险 现 象? 怎 样 判 断? 如 何 消 除?( 汉 王 笔 试 ) 在 组 合 逻 辑 中, 由 于 门 的 输 入 信 号 通 路 中 经 过 了 不 同 的 延 时, 导 致 到 达 该 门 的 时 间 不 一 致 叫 竞 争 产 生 毛 刺 叫 冒 险 如

9 什 么 是 竞 争 与 冒 险 现 象? 怎 样 判 断? 如 何 消 除?( 汉 王 笔 试 ) 在 组 合 逻 辑 中, 由 于 门 的 输 入 信 号 通 路 中 经 过 了 不 同 的 延 时, 导 致 到 达 该 门 的 时 间 不 一 致 叫 竞 争 产 生 毛 刺 叫 冒 险 如 FPGA 工 程 师 面 试 试 题 一 1 同 步 电 路 和 异 步 电 路 的 区 别 是 什 么?( 仕 兰 微 电 子 ) 2 什 么 是 同 步 逻 辑 和 异 步 逻 辑?( 汉 王 笔 试 ) 同 步 逻 辑 是 时 钟 之 间 有 固 定 的 因 果 关 系 异 步 逻 辑 是 各 时 钟 之 间 没 有 固 定 的 因 果 关 系 3 什 么 是 " 线 与 " 逻 辑, 要 实

More information

PowerPoint Presentation

PowerPoint Presentation 课程代码 :04830100 EDA 和 Verilog HDL 专题 佟冬 Microprocessor R&D Center [email protected] http://mprc.pku.edu.cn/courses/digital/2011fall 1 电子设计自动化软件 CAD, Computer-aid Design EDA, Electronic Design Automatic

More information

SuperMap 系列产品介绍

SuperMap 系列产品介绍 [email protected] 3 / 1 / 16 / John M. Yarbrough: Digital Logic Applications and Design + + 30% 70% 1 CHAPTER 1 Digital Concepts and Number Systems 1.1 Digital and Analog: Basic Concepts P1 1.1 1.1

More information

ebook121-1

ebook121-1 1 10, 10 O I A B C Z 26 B A D G How are you? 131 morse code A 2 6 Z How are you 32 131 d o t d a s h 2 c o d e ( ) B r a i l l e 1 3 A 3 1 3 A A 1 3 h e l l o 2 3 6 hi there E T Q Z 10 S O S S O S B A

More information

1 1

1 1 1 1 2 Idea Architecture Design IC Fabrication Wafer (hundreds of dies) Sawing & Packaging Block diagram Final chips Circuit & Layout Design Testing Layout Bad chips Good chips customers 3 2 4 IC Fabless

More information

附件1:

附件1: 2013 年 增 列 硕 士 专 业 学 位 授 权 点 申 请 表 硕 士 专 业 学 位 类 别 ( 工 程 领 域 ): 工 程 ( 集 成 电 路 工 程 ) 申 报 单 位 名 称 : 南 开 大 学 国 务 院 学 位 委 员 会 办 公 室 制 表 2013 年 12 月 18 日 填 一 申 请 增 列 硕 士 专 业 学 位 授 权 点 论 证 报 告 集 成 电 路 产 业 是

More information

专业主干课程与主要专业课程教学大纲(2009年、2011年).doc

专业主干课程与主要专业课程教学大纲(2009年、2011年).doc ... 1... 4... 9... 12... 16... 20... 23... 26... 30... 33... 36 Electric Circuits 00440021 64 0 0 4 1 2 Y- 3 4 ZYT H 5 Analog Electronic Technique 00440041 54 14 0 3.5 1. 2. 1. 2. 3. RC 4. 5. 1. 20 2.

More information

z x / +/- < >< >< >< >< > 3 b10x b10x 0~9,a~f,A~F, 0~9,a~f,A~F, x,x,z,z,?,_ x,x,z,z,?,_ h H 0~9,_ 0~9,_ d D 0~7,x,X,z,Z

z x / +/- < >< >< >< >< > 3 b10x b10x 0~9,a~f,A~F, 0~9,a~f,A~F, x,x,z,z,?,_ x,x,z,z,?,_ h H 0~9,_ 0~9,_ d D 0~7,x,X,z,Z Verilog Verilog HDL HDL Verilog Verilog 1. 1. 1.1 1.1 TAB TAB VerilogHDL VerilogHDL C 1.2 1.2 C // // /* /* /* /* SYNOPSY SYNOPSY Design Compiler Design Compiler // //synopsys synopsys /* /*synopsys synopsys

More information

untitled

untitled ( ) 2005 2 27 1 70 :SSI(Small Scale Integration), 1 10,MSI (Medium Scale Integration),,, 80 LSI(Large Scale Integration),, 16,Motoral M68000(7 ),Intel 80286 (12.5 ),80386 (27.5 ) 90 : VLSI(Very Large Scale

More information

49274h1.pdf

49274h1.pdf ( A B C D E F G H T N A10 A20 A30 A40 E10 E20 P10 P20 C10 C20 2 3 4 1 2 3 4 TZ KT MAT INF TEP MOT ETH 1 2 3 4 0 Mathematics for Information Sciences TNA102101 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 4 F-505

More information

Huawei Technologies Co

Huawei Technologies Co Testbench Preliminary itator 1 TESTBENCH... 3 2 TESTBENCH... 3 2.1 Testbench... 3 2.2... 4 2.2.1 HDL... 4 2.2.2... 5 2.2.3 PLI... 5 2.3... 6 2.4... 6 2.4.1... 6 2.4.2... 7 3 TESTBENCH... 9 3.1 2-4... 9

More information

enews174_2

enews174_2 103 CMOS Seal-Ring 104 e-learning 104 104 / http://www.cic.org.tw/login/login.jsp CIC Introduction to Conversational French - Syllabus Summer 2004 1 4 21 CMOS MorSensor MorFPGA DUO 2 MorSensor 3 103 (

More information

Microsoft Word - 最新正文.doc

Microsoft Word - 最新正文.doc 9 21 1.1.1 1.1.2 1 2 2 Windows 7+Office 2010 3 4 5 6 4 7 1.1.3 5 1.1.4 1 3 2 NII 1993 3 CNNIC 2014 1 16 33 1 2013 12 6.18 5358 45.8% 2012 3.7 2 2013 12 5 19.1% 2012 74.5% 81.0% 2013 3G 2013 12 2.47 2012

More information

101

101 Lecture 04 Modeling, Anlysis nd Simultion in Logic Design 逻辑设计中的建模 分析与仿真 Dr. Engineering Design Process 工程设计过程 定义问题研究勾画可能的解答 Identify nd define prolem reserch sketch possile solutions 建模 Modeling 分析 Anlysis

More information

ebook105-1

ebook105-1 C D 1.1 0 1 0 1 2 ( 0 1 ) ( b i t s ) 0 1 1. 2. 0 1 3. ( ) 1-1 1-1 2 A B C A B C X Y 1.2 1.2.1 ( C D ) ( H D L ) H D L H D L J a v a C + + 1.2.2 C P U ( ) 1 3 1-2 C RT ( ) 1-2 ( C P U ) C P U C P U C P

More information

数字逻辑设计2013

数字逻辑设计2013 第四讲 Verilog, FPGA, Lab 佟冬 [email protected] http://mprc.pku.edu.cn/courses/digital/28spring 课程回顾 : 布尔函数 将一个开关函数 f 对于其变量每种可能取值的结果用表的形式表示 对应逻辑 真 ; 对应逻辑 假 三个基本函数 : 与 (AND) 或 (OR) 非 (NOT) 的真 值表 a b f(a,

More information

高等学校理工科

高等学校理工科 教 育 部 高 等 学 校 教 学 指 导 委 员 会 通 讯 2010 年 第 9 期 ( 总 第 88 期 ) 2010 年 9 月 本 期 目 录 政 策 信 息 国 家 中 长 期 教 育 改 革 和 发 展 规 划 纲 要 (2010-2020 年 ) ( 节 选 ) 研 究 报 告 电 子 信 息 与 电 气 信 息 学 科 国 内 外 基 础 课 程 教 学 现 状 调 研 和 分 析

More information

CC213

CC213 : (Ken-Yi Lee), E-mail: [email protected] 49 [P.51] C/C++ [P.52] [P.53] [P.55] (int) [P.57] (float/double) [P.58] printf scanf [P.59] [P.61] ( / ) [P.62] (char) [P.65] : +-*/% [P.67] : = [P.68] : ,

More information

1 CPU

1 CPU 2000 Tel 82316285 82317634 Mail [email protected] 1 CPU 2 CPU 7 72 A B 85 15 3 1/2 M301 2~17 : 3/4 1/2 323 IBM PC 1. 2. 3. 1. 2. 3. 1.1 Hardware Software 1.2 M3 M2 M1 1.2 M3 M1 M2 M2 M1 M1 M1 1.2 M3 M1

More information

<AA51B15E20B0AAA4A4B8EAB054ACECA7DEB7A7BDD720BEC7A5CDBDD2A5BB DB54CB8D1B5AA2E706466>

<AA51B15E20B0AAA4A4B8EAB054ACECA7DEB7A7BDD720BEC7A5CDBDD2A5BB DB54CB8D1B5AA2E706466> 第 1章 資訊科學簡介與發展 1-1 資訊科學素養 1-2 資訊科學本質與內涵 1-3 生活中的資訊科學 1-4 電腦發展 一 計算工具時代 二 電腦時代 1-5 資訊科學創新貢獻 1-1 (Association for Computer Machinery, ACM) 2003 A Model Curriculum for K -12 Computer Science (Computer Science)

More information

<4D F736F F F696E74202D20BCC6A6ECA874B2CEBEC9BDD7C1BFB871B2C4A440B3B9>

<4D F736F F F696E74202D20BCC6A6ECA874B2CEBEC9BDD7C1BFB871B2C4A440B3B9> 數位系統導論 蔡宗漢 (Tsung-Han Tsai) Dept. of E.E., N.C.U. 1 教學目標 : 1 了解數位電子電路的基本原理, 例如資訊的二進位系統 布林代數 2 了解數位電子電路的基本原件, 如 : 組合電路 循序電路 加法器 比較器 等等 授課大綱 : 1 數位邏輯的原理 2 元件的認識( 如 AND/OR 閘, 加法器 ) 3 數位邏輯功能單元 4 數位邏輯的設計 2

More information

<4D6963726F736F667420576F7264202D20CEDECEFDD0C5BDDDB5E7C6F8B9C9B7DDD3D0CFDEB9ABCBBECAD7B4CEB9ABBFAAB7A2D0D0B9C9C6B1D5D0B9C9CBB5C3F7CAE9A3A8C9EAB1A8B8E532303136C4EA36D4C238C8D5B1A8CBCDA3A92E646F63>

<4D6963726F736F667420576F7264202D20CEDECEFDD0C5BDDDB5E7C6F8B9C9B7DDD3D0CFDEB9ABCBBECAD7B4CEB9ABBFAAB7A2D0D0B9C9C6B1D5D0B9C9CBB5C3F7CAE9A3A8C9EAB1A8B8E532303136C4EA36D4C238C8D5B1A8CBCDA3A92E646F63> 无 锡 信 捷 电 气 股 份 有 限 公 司 WuXi Xinje Electric Co.,Ltd. ( 无 锡 市 滨 湖 区 胡 埭 工 业 园 北 区 刘 塘 路 9 号 ) 首 次 公 开 发 行 股 票 招 股 说 明 书 ( 申 报 稿 ) 保 荐 人 ( 主 承 销 商 ) ( 深 圳 市 红 岭 中 路 1012 号 国 信 证 券 大 厦 16-26 层 ) 声 明 本 公 司

More information

UDC 厦门大学博硕士论文摘要库

UDC 厦门大学博硕士论文摘要库 10384 9924012 UDC 2002 5 2002 2002 2002 5 1 Study on High Speed Switch System and Their ASIC Frontend Design Thesis for MS By Shuicheng Cai Supervisor: Prof. Donghui Guo Department of Physics Xiamen Unviersity

More information

Microsoft PowerPoint - STU_EC_Ch01.ppt

Microsoft PowerPoint - STU_EC_Ch01.ppt 樹德科技大學資訊工程系 Chapter 1: Digital Concepts Shi-Huang Chen Sept. 2010 1 Chapter Outline 1.1 Digital and Analog Quantities 1.2 Binary Digits, Logic Level, and Digital Waveform 1.3 Basic Logic Operations 1.4

More information

6-7 6-8 6-9 Process Data flow Data store External entity 6-10 Context diagram Level 0 diagram Level 1 diagram Level 2 diagram 6-11 6-12

6-7 6-8 6-9 Process Data flow Data store External entity 6-10 Context diagram Level 0 diagram Level 1 diagram Level 2 diagram 6-11 6-12 6-1 6-2 6-3 6-4 6-5 6-6 6-7 6-8 6-9 Process Data flow Data store External entity 6-10 Context diagram Level 0 diagram Level 1 diagram Level 2 diagram 6-11 6-12 6-13 6-14 6-15 6-16 6-17 6-18 6-19 6-20 6-21

More information

02 看 見 躍 動 的 創 新 力 量 04 矽 數 十 年 金 矽 創 意 十 年 有 成 16 築 夢 之 際 18 20 22 24 26 28 30 32 34 36 38 你 所 不 知 道 的 金 矽 獎 40 樂 在 其 中

02 看 見 躍 動 的 創 新 力 量 04 矽 數 十 年 金 矽 創 意 十 年 有 成 16 築 夢 之 際 18 20 22 24 26 28 30 32 34 36 38 你 所 不 知 道 的 金 矽 獎 40 樂 在 其 中 02 看 見 躍 動 的 創 新 力 量 04 矽 數 十 年 金 矽 創 意 十 年 有 成 16 築 夢 之 際 18 20 22 24 26 28 30 32 34 36 38 你 所 不 知 道 的 金 矽 獎 40 樂 在 其 中 我 們 相 信, 科 技 創 新 是 影 響 台 灣 競 爭 力 的 主 軸, 而 培 育 國 內 高 科 技 人 才, 正 是 金 矽 獎 創 辦 的 理 念

More information

AN INTRODUCTION TO PHYSICAL COMPUTING USING ARDUINO, GRASSHOPPER, AND FIREFLY (CHINESE EDITION ) INTERACTIVE PROTOTYPING

AN INTRODUCTION TO PHYSICAL COMPUTING USING ARDUINO, GRASSHOPPER, AND FIREFLY (CHINESE EDITION ) INTERACTIVE PROTOTYPING AN INTRODUCTION TO PHYSICAL COMPUTING USING ARDUINO, GRASSHOPPER, AND FIREFLY (CHINESE EDITION ) INTERACTIVE PROTOTYPING 前言 - Andrew Payne 目录 1 2 Firefly Basics 3 COMPONENT TOOLBOX 目录 4 RESOURCES 致谢

More information

Microsoft PowerPoint - Ch5 The Bipolar Junction Transistor

Microsoft PowerPoint - Ch5 The Bipolar Junction Transistor O2005: Electronics The Bipolar Junction Transistor (BJT) 張大中 中央大學通訊工程系 [email protected] 中央大學通訊系張大中 Electronics, Neamen 3th Ed. 1 Bipolar Transistor Structures N P 17 10 N D 19 10 N D 15 10 中央大學通訊系張大中

More information

CH01.indd

CH01.indd 3D ios Android Windows 10 App Apple icloud Google Wi-Fi 4G 1 ( 3D ) 2 3 4 5 CPU / / 2 6 App UNIX OS X Windows Linux (ios Android Windows 8/8.1/10 BlackBerry OS) 7 ( ZigBee UWB) (IEEE 802.11/a/b/g/n/ad/ac

More information

北 京 大 学

北 京 大 学 北 京 大 学 硕 士 研 究 生 培 养 方 案 ( 信 息 工 程 学 院 报 表 修 订 版 本 ) 一 级 学 科 名 称 专 业 名 称 电 子 科 学 与 技 术 微 电 子 学 与 固 体 电 子 学 专 业 代 码 080903 北 京 大 学 研 究 生 院 制 表 填 表 日 期 :2012 年 06 月 16 日 一 学 科 ( 专 业 ) 主 要 研 究 方 向 序 研 究

More information

混訊設計流程_04.PDF

混訊設計流程_04.PDF CIC Referenced Flow for Mixed-signal IC Design Version 1.0 (Date) (Description) (Version) V. 1.0 2010/11/ Abstract CIC IC (Mixed-signal Design Flow) IC (Front End) (Back End) Function Timing Power DRC

More information

东南大学硕士学位论文 LCD 显示中灰度控制机理的研究及电路实现姓名 : 曹志香申请学位级别 : 硕士专业 : 微电子学与固体电子学指导教师 : 孙大有 20040327 LCD 显示中灰度控制机理的研究及电路实现 作者 : 曹志香 学位授予单位 : 东南大学 相似文献 (1 条 ) 1.

More information

Cube20S small, speedy, safe Eextremely modular Up to 64 modules per bus node Quick reaction time: up to 20 µs Cube20S A new Member of the Cube Family

Cube20S small, speedy, safe Eextremely modular Up to 64 modules per bus node Quick reaction time: up to 20 µs Cube20S A new Member of the Cube Family small, speedy, safe Eextremely modular Up to 64 modules per bus de Quick reaction time: up to 20 µs A new Member of the Cube Family Murrelektronik s modular I/O system expands the field-tested Cube family

More information

Microsoft PowerPoint - vlsi_chapter01

Microsoft PowerPoint - vlsi_chapter01 2018-9-5 第 1 章 VLSI 概论 1 讲课教师 : 胡新伟 办公室 : 电四楼 200 办公室电话 :63601805 手机 :15056076398 email: [email protected] 2018-9-5 第 1 章 VLSI 概论 2 助教 : 汤纬地手机 :13855164082 email: [email protected] 赵晓诗手机 :15656581168

More information

强 度 调 制 器 相 位 延 迟 器 表 面 声 光 偏 转 器 磁 光 隔 离 器 偏 振 控 制 器 等 器 件 的 原 理 及 应 用 讲 述 介 质 波 导 波 导 色 散 光 纤 模 式 等 概 念 结 合 基 础 介 绍 学 科 前 沿 知 识 30130333 精 密 仪 器 设 计

强 度 调 制 器 相 位 延 迟 器 表 面 声 光 偏 转 器 磁 光 隔 离 器 偏 振 控 制 器 等 器 件 的 原 理 及 应 用 讲 述 介 质 波 导 波 导 色 散 光 纤 模 式 等 概 念 结 合 基 础 介 绍 学 科 前 沿 知 识 30130333 精 密 仪 器 设 计 精 密 仪 器 系 00130022 光 盘 存 储 及 应 用 技 术 2 学 分 32 学 时 CD ROM and Its Applications 本 课 程 主 要 讨 论 光 学 数 字 数 据 存 储 技 术 基 本 原 理, 光 盘 读 写 擦 系 统 的 种 类 特 点, 工 作 机 理, 信 号 读 出 时 钟 恢 复 均 衡 信 号 评 价, 光 盘 数 据 格 式 与 数 据

More information

目 录

目    录 ... 1... 2... 6...6 1... 6 2... 15 3... 24 4... 42 5... 44 6... 56 7... 60 8... 74... 80 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 Database System Design and Development 1. 2. 3. 4. 5. 6. E-R DBMS

More information

201406002+大学计算机基础B.doc

201406002+大学计算机基础B.doc 目 录. 大 学 计 算 机 基 础 B( 非 独 立 设 课 ).... 计 算 机 操 作 基 础 ( 独 立 设 课 )...3 3. 程 序 设 计 基 础 ( 非 独 立 设 课 )...5 4. 面 向 对 象 程 序 设 计 ( 非 独 立 设 课 )...8 5. 数 据 库 原 理 ( 非 独 立 设 课 )...0 6. 算 法 设 计 与 分 析 ( 非 独 立 设 课 )...

More information

前言

前言 FPGA/CPLD FPGA/CPLD FPGA/CPLD FPGA/CPLD FPGA/CPLD 1.1 FPGA/CPLD CPLD Complex Programable Logic Device FPGA Field Programable Gate Array 1.3 CPLD/FPGA PLD PLD ASIC PLD PLD PLD FPGA PLD 7032LC 3 PLD 70 1

More information

《计算机应用基础》学习材料(讲义)

《计算机应用基础》学习材料(讲义) 计 算 机 应 用 基 础 学 习 材 料 ( 讲 义 ) Fundamentals of Computer Application 2014-3-22 JIANGSU OPEN UNIVERSITY 第 二 学 习 周 计 算 机 基 础 知 识 ( 一 ) 导 学 在 本 学 习 周, 我 们 主 要 的 任 务 是 认 识 计 算 机 你 将 知 道 计 算 机 是 什 么 时 候 产 生 的,

More information

Microsoft PowerPoint - STU_EC_Ch04.ppt

Microsoft PowerPoint - STU_EC_Ch04.ppt 樹德科技大學資訊工程系 Chapter 4: Boolean Algebra and Logic Simplification Shi-Huang Chen Fall 200 Outline Boolean Operations and Expressions Laws and Rules of Boolean Algebra DeMorgan's Theorems Boolean Analysis

More information

第 卷 第 期 年 月 半 导 体 学 报! " # $%&'%' $!&' #% #$1 /#1 $'! / ?/ ?/ / 3 0,?/ ) * +!!! '!,!! -. & ' $! '! 4% %&1)/1(7%&)03 (% )

第 卷 第 期 年 月 半 导 体 学 报!  # $%&'%' $!&' #% #$1 /#1 $'! / ?/ ?/ / 3 0,?/ ) * +!!! '!,!! -. & ' $! '! 4% %&1)/1(7%&)03 (% ) 第 卷 第 期 年 月!"# $%&'%' $!&'#%#$1/#1 $'! /18103 2?/03101?/18103 /3 0,?/0301.13 )*+!!! '!,!! -.&' $!'! 4%%&1)/1(7%&)03(%)%&,%*(1&0)%$-0*,%30)17*1*)0(+1(1+&1*+*),)1; &113(%44(10&.0701&0-&00*/)%;()1%-1+%&0)0*1*)%

More information

untitled

untitled Verilog HDL Verilog HDL 邏 令 列邏 路 例 練 數 度 (top-down design) 行 (concurrency) 2.1 Verilog HDL (module) 邏 HDL 理 HDL 邏 料 數 邏 邏 路 module module_name (port_list) // 列 //

More information

D4

D4 4 020 Application Trend and Fabrication Introduction of 3D Integrated Circuits Through Silicon Vias Technology Abstract The three-dimensional integrated circuits through silicon vias (3D IC TSV) technology

More information

目 录

目    录 目 录 学 院 概 况... 1 计 算 机 与 信 息 学 院 ( 常 州 )... 2 物 联 网 工 程 专 业 介 绍... 3 物 联 网 工 程 专 业 介 绍... 4 专 业 人 才 培 养 方 案... 3 物 联 网 工 程 专 业 本 科 人 才 培 养 方 案... 6 课 程 教 学 大 纲... 15 第 一 部 分 基 础 课...16 电 路 教 学 大 纲... 16

More information

事 實 上, 我 小 時 候 說 話 都 會 打 結! 呂 政 璋 記 得 專 五 時, 須 作 畢 業 簡 報, 由 於 結 構 支 離 破 碎 枯 燥 乏 味, 二 十 分 鐘 的 報 告, 才 五 分 鐘 就 被 老 師 狠 狠 地 轟 下 台 好 勝 的 他, 重 新 再 把 報 告 的 內

事 實 上, 我 小 時 候 說 話 都 會 打 結! 呂 政 璋 記 得 專 五 時, 須 作 畢 業 簡 報, 由 於 結 構 支 離 破 碎 枯 燥 乏 味, 二 十 分 鐘 的 報 告, 才 五 分 鐘 就 被 老 師 狠 狠 地 轟 下 台 好 勝 的 他, 重 新 再 把 報 告 的 內 打 動 人 心 的 18 分 鐘 簡 報 力 拆 解 全 球 最 受 歡 迎 的 TED 論 壇 撰 文 / 李 建 興 出 處 / 今 周 刊 881 期 2013/11/07 話 語 人 人 會 說, 巧 妙 各 有 不 同, 在 職 場 上, 會 說 話 的 人 能 討 人 歡 心 贏 得 生 意 ; 不 會 說 話 的 人 動 輒 得 咎 損 人 害 己 何 以 賈 伯 斯 比 爾. 蓋 茲

More information

<4D F736F F D D342DA57CA7DEA447B14D2DA475B57BBB50BADEB27AC3FEB14DA447B8D5C344>

<4D F736F F D D342DA57CA7DEA447B14D2DA475B57BBB50BADEB27AC3FEB14DA447B8D5C344> 1. 請 問 誰 提 出 積 體 電 路 (IC) 上 可 容 納 的 電 晶 體 數 目, 約 每 隔 24 個 月 (1975 年 更 改 為 18 個 月 ) 便 會 增 加 一 倍, 效 能 也 將 提 升 一 倍, 也 揭 示 了 資 訊 科 技 進 步 的 速 度? (A) 英 特 爾 (Intel) 公 司 創 始 人 戈 登. 摩 爾 (Gordon Moore) (B) 微 軟 (Microsoft)

More information

Microsoft Word - S3 價值與影響_revised 0625_

Microsoft Word - S3 價值與影響_revised 0625_ 設 計 與 應 用 科 技 ( 中 四 至 中 六 ) 必 修 部 分 價 值 與 影 響 學 習 資 源 支 援 設 計 與 應 用 科 技 ( 中 四 至 中 六 ) 課 程 資 源 系 列 香 港 特 別 行 政 區 政 府 教 育 局 課 程 發 展 處 科 技 教 育 組 職 業 訓 練 局 高 峰 進 修 學 院 製 作 香 港 特 別 行 政 區 政 府 教 育 局 課 程 發 展 處

More information

52C-14266-5

52C-14266-5 逻 辑 分 析 仪 基 础 知 识 入 门 手 册 www.tektronix.com.cn/logic_analyzers 15 入 门 手 册 目 录 引 言 3-4 起 源 3 数 字 示 波 器 3 逻 辑 分 析 仪 4 逻 辑 分 析 仪 操 作 5-13 连 接 被 测 系 统 5 探 头 5 设 置 逻 辑 分 析 仪 7 设 置 时 钟 模 式 7 设 置 触 发 7 采 集 状

More information

2. initial always initial always 0 always initial always fork module initial always 2 module clk_gen_demo(clock1,clock2); output clock1,clock2; reg cl

2. initial always initial always 0 always initial always fork module initial always 2 module clk_gen_demo(clock1,clock2); output clock1,clock2; reg cl Verilog HDL Verilog VerilogHDL 1. Module 1 2 VerilogHDL @ ( 2. initial always initial always 0 always initial always fork module initial always 2 module clk_gen_demo(clock1,clock2); output clock1,clock2;

More information

Embargoed until May 4, 2004 EXPRESS 40 NI HQ 3000 1000 5000 ~ 500 10% / 500 85% NI LabVIEW 7 Express Express EXPRESS : #1 GPS Navigation PC/WWW/Email CD+RW Mobile Phone PDA DVD+RW Satellite Car Alarm/Radio

More information

数字逻辑与数字系统

数字逻辑与数字系统 数字逻辑与数字系统 胡伟邮箱 :[email protected] http://ws.nju.edu.cn/~whu 一 目的要求 数字逻辑是电子计算机技术的基础课程之一, 通过本课程的学习, 达到要求 : 1. 掌握数字电子技术的基本理论, 基础知识和基 本技能 2. 熟悉数字集成电路的工作原理, 特性和功能 3. 具备正确运用数字集成电路的能力 4. 掌握逻辑电路的分析方法和设计方法 二 与其他课程的关系

More information

<4D6963726F736F667420576F7264202D20C9CFBAA3BFC6BCBCB4F3D1A7D0C5CFA2D1A7D4BA32303136C4EAC7EFBCBEC8EBD1A7B2A9CABFD7CAB8F1BFBCCAD4CAB5CAA9CFB8D4F22D30343036C8B7B6A8B8E5>

<4D6963726F736F667420576F7264202D20C9CFBAA3BFC6BCBCB4F3D1A7D0C5CFA2D1A7D4BA32303136C4EAC7EFBCBEC8EBD1A7B2A9CABFD7CAB8F1BFBCCAD4CAB5CAA9CFB8D4F22D30343036C8B7B6A8B8E5> 上 海 科 技 大 学 信 息 科 学 与 技 术 学 院 年 度 博 士 资 格 考 试 实 施 细 则 一 总 则 本 细 则 由 上 海 科 技 大 学 信 息 科 学 与 技 术 学 院 ( 以 下 简 称 信 息 学 院 ) 教 学 指 导 委 员 会 讨 论 制 定, 适 用 于 信 息 学 院 2014 级 硕 士 研 究 生 的 年 度 博 士 资 格 考 试 信 息 学 院 2014

More information

考试时间课程名称级人数考试地点 机械工程 17 级卓越 1 30 D-386 机械工程 17 级卓越 2 30 D-386 自动化 17 级 1 30 D-3108 自动化 17 级 2 30 D-3108 电子信息工程 17 级 1 32 C-170 电子信息工程 17 级 2 32 C-242

考试时间课程名称级人数考试地点 机械工程 17 级卓越 1 30 D-386 机械工程 17 级卓越 2 30 D-386 自动化 17 级 1 30 D-3108 自动化 17 级 2 30 D-3108 电子信息工程 17 级 1 32 C-170 电子信息工程 17 级 2 32 C-242 考试时间课程名称级人数考试地点 纺织工程 17 级 1 26 D-282 纺织工程 17 级 2 28 D-282 纺织工程 17 级 3 29 D-284 纺织工程 17 级 4 29 D-284 纺织工程 17 级 5 28 D-286 纺织工程 17 级 6 26 D-286 高分子材料与工程 17 级 1 31 C-142 非织造材料与工程 17 级 1 24 D-2108 纺织工程 17

More information

a b c d e f g C2 C1 2

a b c d e f g C2 C1 2 a b c d e f g C2 C1 2 IN1 IN2 0 2 to 1 Mux 1 IN1 IN2 0 2 to 1 Mux 1 Sel= 0 M0 High C2 C1 Sel= 1 M0 Low C2 C1 1 to 2 decoder M1 Low 1 to 2 decoder M1 High 3 BCD 1Hz clk 64Hz BCD 4 4 0 1 2 to 1 Mux sel 4

More information

時脈樹設計原則

時脈樹設計原則 時 脈 樹 設 計 原 則 在 高 效 能 應 用 中, 例 如 通 訊 無 線 基 礎 設 施 伺 服 器 廣 播 視 訊 以 及 測 試 和 測 量 裝 置, 當 系 統 整 合 更 多 功 能 並 需 要 提 高 效 能 水 準 時, 硬 體 設 計 就 變 得 日 益 複 雜, 這 種 趨 勢 進 一 步 影 響 到 為 系 統 提 供 參 考 時 序 的 電 路 板 設 計 階 段 (board-level)

More information

Ch03_嵌入式作業系統建置_01

Ch03_嵌入式作業系統建置_01 Chapter 3 CPU Motorola DragonBall ( Palm PDA) MIPS ( CPU) Hitachi SH (Sega DreamCast CPU) ARM StrongARM CPU CPU RISC (reduced instruction set computer ) CISC (complex instruction set computer ) DSP(digital

More information

或 者 紅 外 線 都 很 明 顯, 顯 示 它 是 又 厚 又 高 的 雲 (C) 丙 處 的 雲 為 對 流 發 展 旺 盛 的 積 雨 雲, 所 以 在 可 見 光 雲 圖 較 明 顯, 而 紅 外 線 雲 圖 較 暗 淡 (D) 甲 處 的 雲 主 要 是 低 層 雲, 所 以 在 可 見

或 者 紅 外 線 都 很 明 顯, 顯 示 它 是 又 厚 又 高 的 雲 (C) 丙 處 的 雲 為 對 流 發 展 旺 盛 的 積 雨 雲, 所 以 在 可 見 光 雲 圖 較 明 顯, 而 紅 外 線 雲 圖 較 暗 淡 (D) 甲 處 的 雲 主 要 是 低 層 雲, 所 以 在 可 見 高 二 單 元 5 萬 象 風 雲 地 球 科 學 歷 屆 學 測 試 題 彙 整 泰 宇 基 礎 地 球 科 學 下 冊 章 節 第 六 章 觀 風 雲 6-1 氣 象 觀 測 6-2 氣 象 預 報 第 七 章 多 變 的 天 氣 7-1 成 雲 致 雨 7-2 大 氣 運 動 1. 臺 灣 地 區 約 在 北 緯 二 十 多 度, 此 地 區 地 面 氣 象 觀 測 坪 內 安 置 之 百 葉

More information

Microsoft PowerPoint - STU_EC_Ch08.ppt

Microsoft PowerPoint - STU_EC_Ch08.ppt 樹德科技大學資訊工程系 Chapter 8: Counters Shi-Huang Chen Fall 2010 1 Outline Asynchronous Counter Operation Synchronous Counter Operation Up/Down Synchronous Counters Design of Synchronous Counters Cascaded Counters

More information

國立屏東教育大學碩士班研究生共同修業要點

國立屏東教育大學碩士班研究生共同修業要點 目 錄 壹 國 立 屏 東 大 學 碩 士 班 研 究 生 共 同 修 業 辦 法...1 貳 國 立 屏 東 大 學 應 用 數 學 系 碩 士 班 研 究 生 修 業 要 點...5 參 應 用 數 學 系 碩 士 班 課 程 結 構...9 肆 應 用 數 學 系 專 任 師 資 簡 介...15 伍 應 用 數 學 系 碩 士 班 歷 屆 研 究 生 論 文 資 料...17 附 錄 一 國

More information

Microsoft Word - A200911-255.doc

Microsoft Word - A200911-255.doc 硅 片 调 谐 器 (TUNER) 在 PC-TV 上 的 应 用 高 云 北 京 歌 华 有 线 电 视 网 络 股 份 有 限 公 司, 北 京 (100007) E-mail:[email protected] 摘 要 : 本 文 介 绍 一 款 USB 接 口 的 A+D 电 视 接 收 盒 的 设 计, 该 设 计 采 用 小 尺 寸 的 硅 片 TUNER 与 EM2880 芯 片

More information

C/C++ - 字符输入输出和字符确认

C/C++ - 字符输入输出和字符确认 C/C++ Table of contents 1. 2. getchar() putchar() 3. (Buffer) 4. 5. 6. 7. 8. 1 2 3 1 // pseudo code 2 read a character 3 while there is more input 4 increment character count 5 if a line has been read,

More information

2014 版 工 程 造 价 人 才 培 养 计 划 工 程 造 价 (Cost Engineering) 专 业 本 科 人 才 培 养 方 案 一 工 程 造 价 120105 二 招 生 对 象 : 高 中 毕 业 生 三 修 业 年 限 : 四 年 四 授 予 学 位 : 工 学 学 士 五

2014 版 工 程 造 价 人 才 培 养 计 划 工 程 造 价 (Cost Engineering) 专 业 本 科 人 才 培 养 方 案 一 工 程 造 价 120105 二 招 生 对 象 : 高 中 毕 业 生 三 修 业 年 限 : 四 年 四 授 予 学 位 : 工 学 学 士 五 福 建 省 本 科 教 学 工 程 项 目 检 查 验 收 佐 证 材 料 1 2014 版 工 程 造 价 人 才 培 养 方 案 2 工 程 造 价 专 业 建 设 规 划 3 国 家 级 精 品 资 源 共 享 课 程 建 筑 工 程 计 量 与 计 价 立 项 批 文 4 素 质 领 先 能 力 为 本 课 证 对 接 校 企 联 培 工 程 造 价 国 家 特 色 专 业 改 革 与 实

More information

重庆邮电大学 2018 年攻读硕士学位研究生总成表 ( 第 2 批 ) 专业 总成 003 自动化 控制科学与工程 李 * 自动化 控制科学与工程 杭 *

重庆邮电大学 2018 年攻读硕士学位研究生总成表 ( 第 2 批 ) 专业 总成 003 自动化 控制科学与工程 李 * 自动化 控制科学与工程 杭 * 重庆邮电大学 2018 年攻读硕士学位研究生总成表 ( 第 2 批 ) 专业 总成 001 通信与信息工程 085208 电子与通信工程 付 * 非全日制 107008062093877 30 12.5 65.70 108.20 337 58.29 1 002 重邮科大讯飞人工智能 085211 计算机技术 李 * 100048501110240 73 17 89.50 179.50 342 75.00

More information

甄試報告1125.PDF

甄試報告1125.PDF LabVIEW LabVIEW Laboratory Virtual Instrument Engineering Workbench G LabVIEW DAQ LabVIEW LabVIEW LabVIEW LabVIEW ph LabVIEW DAQ LabVIEW PZT LabVIEW / =2 10-8 1 LabVIEW DAQ LabVIEW DAQ DAQ LabVIEW DAQ

More information

考生编号政治政治分外语外语分科目 1 科目 1 分科目 2 科目 2 分总分专业代码专业名称专业排名考试方式报名号 思想政治理论 62 英语一 78 数学一 108 普通物理 ( 包括力学 电磁学 光学 ) 物理电子学 1 全国统考 11

考生编号政治政治分外语外语分科目 1 科目 1 分科目 2 科目 2 分总分专业代码专业名称专业排名考试方式报名号 思想政治理论 62 英语一 78 数学一 108 普通物理 ( 包括力学 电磁学 光学 ) 物理电子学 1 全国统考 11 100019000480001 思想政治理论 62 英语一 78 数学一 108 122 370 080901 物理电子学 1 全国统考 110199199 100019000480002 思想政治理论 49 英语一 44 数学一 0 电子线路 0 93 080902 电路与系统 3 全国统考 110189851 100019000480003 59 英语 ( 单考 63 高等数学 100 电子线路

More information

1.doc

1.doc II II 1.1 1 2 1 1.1 3 2000 1958 9 12 1 4 1.1 5 1 6 1.2 7 8 1 1.2 9 ENIAC 1946 6 000 1 2 3 EDVAC 1949 ENIAC 240 1 10 1.2 11 12 1 1.2 13 n+ 1 i = ai r i= m 14 1 1.2 15 16 1 1.2 17 18 1 1 20 111 1.3 21

More information

PowerPoint Presentation

PowerPoint Presentation Verilog HDL 的基本知识 周立功 Actel 产品线 作者简介 20 世纪 60 年代毕业于清华大学自控系计算与技术专业 北京航空航天大学教授, 主要的研究领域为嵌入式数字系统的设计 夏宇闻教授 1995 年开始筹建我国首个 EDA 实验室, 在其后十几年间为航天部设计多个复杂数字电路 2006 年至今受聘于神州龙芯集成电路设计公司担任技术顾问 概述 数字通信和自动化控制等领域的高速度发展和世界范围的高技术竞争对数字系统提出了越来越高的要求,

More information