Keysight J-BERT M8020A 高性能比特误码率测试仪 技术资料版本 2.0 ( 新增内容 : 集成可调节码间干扰 ISI) 永远从容应对下一个设计
说明 是德科技高性能 J-BERT M8020A 能够对速度高达 16 或 32 Gb/s 的单通道和多通道器件进行快速 精确的接 收机表征 M8020A 提供目前最全面的综合功能, 可以简化您的测试设置 并且, 在线自动信号条件校准可以确保精确 可重复的测量结果, 通过交互式的链路训练, 它可以充当您的被测器件的链路伙伴 集如此众多优势于一身,J-BERT M8020A 将会加速您的设计验证 主要特性 : 数据速率高达 8.5 和 16 Gb/s, 可扩展至 32Gb/s 在 5 插槽 AXIe 机箱内可提供 1 至 4 个比特误码率测试仪通道 综合和校准的抖动注入 :RJ PJ1 PJ2 SJ BUJ 正弦干扰 ( 共模和差摸 ) SSC ( 三角波 任意波形和剩余噪声 ) 和时钟 /2 8 分接去加重, 正值和负值 集成和可调 ISI PCI Express 交互式链路培训 内置时钟恢复和均衡 所有选件和模块均可升级 应用 : J-BERT M8020A 以研发和测试工程师为设计对象, 帮助他们表征和验收芯片 器件 电路板以及在消费类产品 计算机 移动计算机 数据中心和通信行业内具有 16 Gb/s 和 32 Gb/s 串行 I/O 端口的系统 J-BERT M8020A 可以测试各种流行总线标准, 例如 PCI Express SATA/SAS DisplayPort USB 超高速 MIPI M-PHY SD UHS-II 光纤通道 QPI 存储器总线 背板 中继器 有源光纤 Thunderbolt ( 雷电 ) 连接器标准 10/40 GbE/SFP+/QSFP 100GbE/CFP2
03 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 M8000 系列比特误码率 (BER) 测试解决方案 开发下一代计算机 消费电子产品或通信设备时, 简化时效性测试十分必要 Keysight M8000 系列综合 BER 测试解决方案适用于物理层表征 验证和一致性测试 M8000 系列支持广泛的数据速率和标准, 提供精确可靠的测试结果, 能够提升高速数字设备的性能裕量分析速度 选择 M8000 系列, 让您的设计验证轻松步入快车道 高度集成且可扩展, 支持简化且高效的测试 M8000 系列比特误码率 (BER) 测试解决方案 交互式链路培训 16 Gb/s J-BERT M8020A 1-2 通道 16 Gb/s J-BERT M8020A 4 通道 32 Gb/s J-BERT M8020A 1 通道 分析仪均衡和时钟恢复 原位校准 去加重 可扩展至更高数据速率, 最高 32 Gb/s 更高集成度 :16G 比特误码率测试仪,1 至 4 通道 抖动 去加重 ISI J-BERT N4903B, 1 至 2 通道 ParBERT 81250, 多通道 业界领先的 J-BERT N4903B 和 ParBERT 81250A 图 1. M8000 系列是高度集成且可扩展的 BER 测试解决方案, 能够轻松应对新一代高速数字接收机测试的挑战 J-BERT M8020A 高性能比特误码率测试仪 快速 精确表征 16 或 32 Gb/s 单通道和多通道器件接收机的功能 最高综合程度, 可以简化测试装置 J-BERT M8020A 内置了所有的接收机 (RX) 测试功能, 包括 : 抖动源 共模和差模电平干扰, 以及用以仿真被测件发射机 (TX) 的去加重功能 此外,M8020A 还内置参考时钟倍频器, 以支持比特误码率测试仪的码型发生器与被测件参考时钟的同步 ; 被测件参考时钟可承载扩频时钟 (SSC) M8020A 还针对分析仪内置了用于打开闭合眼图的均衡器, 以及可调谐环路带宽的时钟恢复电路 有了这种高度集成的设计,M8020A 接收机测试配置起来更易上手, 容易连接而且更稳定, 从而可以缩短设置和调试时间, 简化校准, 降低再校准频次, 最终使您可以更高效地利用总体测试时间 CLB 参考时钟输出 ASIC 主板 图 2. M8020A 显著优化了接收机测试的配置 图中描述的是 J-BERT M8020A 通过 CLB ( 一致性负载电路板 ) 进行的 PCIe 3 (8 GT/s) 主板接收机测试 去加重 抖动源 共模和差模干扰 (CMI DMI) 参考时钟倍频器 时钟恢复和连续时间线性均衡器 (CTLE) 所有这些功能都已内置在 J-BERT M8020A 之中, 并且经过了校准
04 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 现场校准, 可实现最精确和可重复的测量结果 当数据速率超过 5 Gb/s 时, 发射机 (TX) 与接收机 (RX) 之间通道 ( 印刷电路板 电缆和连接器 ) 的影响就不容忽略了 接收机技术指标的参考点转移到接收机输入端, 此时的测试设置必须包括特定的通道特征, 通常是 ISI 通道 要想给接收机精确注入定义的极限条件, 必须进行原位校准 : 也就是, 把参考负载连接到被测接收机的相同测试点上, 并测量所生成的信号 这样就可在这个相同位置的技术指标校准面上对被测信号进行校准 ; 方法是首先通过调节测量仪器所生成的极限条件 ( 例如抖动 ), 来获得被测信号及其所含的所有成分 校准软件 示波器 J-BERT M8020A 码型产生 通道 被测器件 / ASIC 接收机 仪器校准面 技术指标校准面 ( 可能的测试点 ) 图 3. 随着比特率的增加, 接收机极限测试条件的校准面向接收机输入端转移 J-BERT M8020A 支持原位校准, 可在相关可定义测试点上获得更高精度的信号和测试条件 交互式链路培训加速环回 计算机总线和数据通信接口的数据速率不断增加, 导致测试裕量减小, 也增加了在发射机和接收机中使用均衡技术的必要性, 以补偿因低价印刷电路板或长电缆而形成的有损通道 对于 PCI Express 3 或 4 SAS 12G 等最新行业标准以及 100GBASE-KR4 等背板, 需要链路伙伴以优化发射机去加重和接收机均衡技术的组合 接收机在此过程中是主动方 为此, 比特误码率测试仪必须能够理解低层协议并做出相应响应, 即根据需要改变其 TX 去加重 J-BERT M8020A 具有交互式链路培训功能 ( 支持 PCIe), 可作为真正的链路伙伴 初始状态或由数据链路层定向 检测 轮询 禁用 配置 热重启 L2 L0 环回 L1 L0s 恢复 图 4. J-BERT M8020A 可作为真正的链路伙伴 由于具有交互链路训练功能, 所以它能够通过恢复状态, 将器件训练到环回状态, 如这个 PCIe 实例中所示
05 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 J-BERT M8020A 高性能比特误码率测试仪概述 图 5. 可加速接收机表征的 J-BERT M8020A 高性能比特误码率测试仪 图中配置包括安装在 5 插槽 AXIe 机箱中一个 4 通道 16 Gb/s 比特误码率测试仪, 一个 M8041A 模块 ( 具有 2 个比特误码率测试仪通道和时钟合成器 ), 以及一个 M8051A 扩展器模块 ( 具有两个额外的比特误码率测试仪通道 ) 接收机表征和一致性测试 大部分千兆级数字接口都定义了一种接收机容限测试, 其中接收机必须在一定量的压力下正确检测输入的数据比特 J-BERT M8020A 提供经校准和内置抖动源以及自动抖动容限测量 用户可以定义调制频率范围 频率步进数量 施加抖动的最小值和最大值 BER 置信度和弛豫时间 结果可导出 图 6. J-BERT M8020A 提供自动抖动容限表征和一致性测量 另外提供了抖动容限模板库 为了缩短测试时间, 您可利用图形抖动容限模板编辑器创建定制的抖动容限模板 结果屏幕中的红点表示 BER 超出容量, 绿点表示抖动在被测器件容限范围之内
06 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 仿真通道损耗的去加重和补偿 传输速率超过 5 Gb/s 的大多数串行接口使用去加重的发射机, 以补偿发射机端口和接收机端口之间的印刷电路板或电缆在传输信号时引起的信号质量下降 研发和测试工程师需要在实际条件和最坏条件两种情况下表征接收机端口时, 因此还必须使用码型发生器和可调节的 8 分接去加重, 以便精确地仿真发射机去加重 图 7. J-BERT M8020A 提供高达 8 分接的内置去加重功能, 以仿真发射机去加重和补充通道损耗 本例显示了由八个 0 和八个 "1" 构成的比特序列, 还有两个前游标和五个后游标, 这些游标可以单独调节 使用集成可调节码间干扰 (ISI) 仿真通道损耗 随着数据速率的持续提高, 数字设计中发射机与接收机之间的通道损耗也越来越被重视 产生损耗的原因包括信号路径中的印刷电路板轨迹 连接器和电缆, 而通道损耗会进一步产生码间干扰 (ISI) 通道材料和尺寸大小 数据速率和比特码型都对 ISI 有很大影响 所有高速数字接收机在技术指标上会留出裕量, 以容忍一定程度的损耗或码间干扰 (ISI) J-BERT M8020A 在接收机表征过程中, 在所有通道提供集成可调节的 ISI 以仿真通道损耗 图 8. J-BERT M8020A 提供综合的可调节的 ISI 以仿真通道损耗 ISI 可通过用户图形界面在每个通道进行单独调节 频率和损耗点可以设置 可以导入 S 参数文件 图例显示的是导入 M8048A 12.8 英寸迹线 S21 参数的蓝色损耗曲线红线显示的是 M8020A 损耗参数输入
07 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 J-BERT M8020A 32 Gb/s 配置 J-BERT M8020A 可配置为完整的 32 Gb/s 比特误码率测试仪, 以实施精确的接收机表征 它提供内置抖动源 高达 8 分接的去加重和时钟恢复等功能 时钟恢复功能可支持 32 Gb/s 全采样比特误码率和抖动容限测量 通用的用户界面使您能够熟练地控制 32 Gb/s 码型发生器和分析仪的所有参数 32 Gb/s 比特误码率测试仪配置的主要功能特性 : 卓越的固有抖动性能 经校准的抖动源提供高达 1 UI 眼图闭合, 可输出高频抖动 多 UI 低频抖动 有界不相关抖动 (BUJ) 和二分之一时钟 (Clk/2) 抖动 在启动抖动源时步进不增加 8 分接去加重, 正值和负值游标 电平干扰叠加避免使用外部加法器 具有可调节环路带宽的时钟恢复 16 Gb/s 比特误码率测试仪配置的插件 通用用户界面 1) M8041A DATA OUT 1 -> M8061A DATA IN 1 (2) M8041A DATA OUT 2 -> M8061A DATA IN 2 (3) M8041A CLK OUT -> M8061A AUX CLK IN N4877A DUMUX DATA OUT1 -> M8041A DATA IN 1 N4877A DUMUX DATA OUT2 -> M8041A DATA IN 2 图 9. J-BERT M8020A 可配置为完整的 32 Gb/s 比特误码率测试仪, 以实施精确的接收机表征 双通道 M8041A 比特误码率测试仪可通过 M8061A 多路复用器和 N4877A CDR/ 去多路复用器进行扩展, 以实现高达 32 Gb/s 的数据速率 用户界面和测量 图 10. J-BERT M8020A 的图形用户界面提供多种用户可定义的视图 图中左侧为系统视图, 右侧为码型发生器数据输出参数
08 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型序列发生器 编码和交互式链路培训 为简化测试码型的创建,J-BERT M8020A 提供了多种独有的工具, 例如交互式链路训练状态机 具有中断和分支条件的码型序列发生器 实时扰码器 ( 用于编码码型 模板 符号过滤以执行有意义的比特误码率测量, 实现重新计时的环回 ) 预定义码型和环回序列库, 以及图形码型编辑器 图 11. J-BERT M8020A 提供强大的码型序列发生功能 对于每个码型发生器和分析仪通道, 可以定义一个码型序列, 其中包括多个循环级 中断和方框 (bock) 控制 此外还提供支持通用标准的链路训练序列库 本例显示的是 USB 3.1 链路训练序列 图 12. J-BERT M8020A 的交互式链路训练功能极大减少了为被测器件生成和调谐环回序列的工作量 本例显示了您可以选择用于 PCIe3 链路训练状态机的属性
9 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 精度和性能 图 13. J-BERT M8020A 输出清晰的 16.0 Gb/s 信号 J-BERT M8020A 配有 M8041A 16 Gb/s 比特误码率测试仪模块, 使用其内部时钟源 ( 最初版本 ) 和 PRBS 2 15-1 码型 图 14. 32 Gb/s 输出信号显示极低的固有随机抖动 此图显示了 M8061A 在结合使用 M8041A 比特误码率测试仪模块和其内部时钟源时输出的信号 ( 最初版本 ) 及 PRBS 2 15-1 码型以及带通滤波器 M8061A-803 时输出的信号
10 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 M8041A 和 M8051A J-BERT 高性能比特误码率测试仪模块的技术指标 图 15. M8041A 模块 ( 底部 ) 和 M8051A ( 顶部 ) 的前面板视图 M8061A 的技术指标 详细技术指标, 请参加 M8061A 技术资料 (5991-2506CHCN)
11 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型发生器技术指标数据输出 (DATA OUT 1 DATA OUT 2) 表 1. M8041A 和 M8051A 的数据输出特征 所有计时参数都是在 0.5 V 对地电压下测量 M8041A M8051A 数据速率 256 Mb/s to 8.50 Gb/s ( 选件 G08 或 C08), x x 256 Mb/s to 16.20 Gb/s ( 选件 G16 或 C16) 数据格式 NRZ 模块通道数 1 或 2 个 ( 第二个通道需要使用选件 0G2) 幅度 50 mv 至 1.2 Vpp ( 单端 ) 100 mv 至 2.4 V 差分, 1 mv 分辨率 ; 地址 LVDS CML 低电压 CMOS 等 在 CMI 或 DMI 条件下最大输出幅度参见表 2 幅度精度 5 % ± 5 mv 典型值 ( 直流 ) 3 输出电压窗口 1 V 至 +3.0 V 外部端接电压 -1 V 至 +3.0 V 偏置 > 1.3 V 时, 端接电压应为偏置 ± 0.5 V 跳变时间 12 ps 典型值 (20% 至 80%) 6 交叉点 30% 至 70% 可调 总体固有抖动 1 8 ps p-p 典型值 2 随机固有抖动 300 fs rms 典型值 数据时延范围 0 至 10 ns, 分辨率 100 fs 数据时延精度 ± 1% ± 20 mui 典型值 5 偏移校正精度 在同一模块的数据输出 1 和 2 之间时 ± 10 ps 典型值 电气空闲跳变时间 在恒定偏移上, 输出从全摆幅信号到 0 V 幅度 ( 反之亦然 ) 的转变时间的典型值为 4 ns 之内 电气空闲可以通过序列发生器来控制 时延或延迟由选择的编码 ( 符号宽度 ) 决定 : 二进制 (1 位 ) ±64 UI ± 抖动幅度 /2 8B/10B (10 位 ) ±80 UI ± 抖动幅度 /2 128B/130B (130 位 ) ±130 UI ± 抖动幅度 /2 128B/132B (132 位 ) ±132 UI ± 抖动幅度 /2 正常输出和补充输出的偏差 前面板最大值为 3 ps, 推荐的成对电缆末端 (M8041A-801) 最大值为 8 ps 负载端接 使用 50 Ω 阻抗负载接地或接外部端接电压 不可开路 未使用的输出必须接端接电压 输出保护 这是一个紧急关机功能 它可以在检测到意外出现的电压时禁用输出 直流耦合模式 : 连接到数据输出端的器件的端接范围为 : 不平衡 50 Ω ± 10 Ω 典型值 平衡 100 Ω ± 20 Ω 典型值 在选择 直流耦合 和 平衡 端接模式时, 在这些范围内可以实现开路工作 : 输出幅度最大值 300 mv 4 偏置 0 到 370 mv 交流耦合模式 : 预计需要使用外部隔直流电容器 如果发现有电阻负载, 那么不可以启用输出 端接模式 平衡 / 不平衡 直流 / 交流耦合 连接器 3.5 mm, 阴头 1. 使用 16.2 Gb/s 数据速率 PRBS 2 15-1 BER 10-12 内部时钟 2. 使用 16 Gb/s 数据速率和时钟码型 3. 使用 DCA-X 86108B 和时钟码型, 在眼图中央测得 256 Mb/s 4. 按照差分端接 100 Ω 负载时的输出 当驱动开路时, 结果的波动将会加倍 5. 恒温情况下 6. 使用 DCA-X 86118A 测得 对于序列号低于 DE55300500 的 M8041A 或 M8051A:15 至 20 ps 典型值 (20% - 80%)
12 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型发生器技术指标 ( 续 ) 数据输出 (DATA OUT 1 DATA OUT 2) ( 续 ) 表 2. 有 DMI CMI 偏置电压时的最大数据输出幅度( 单端 ) 偏置 1.9 V 偏置 > 1.9 V CMI DMI 1.2 Vpp 0.9 Vpp 禁用 禁用 0.9 Vpp 0.675 Vpp 禁用 启用 0.9 Vpp 0.75 Vpp 启用 禁用 0.675 Vpp 0.562 Vpp 启用 启用 0.8 Vpp 0.666 Vpp 启用 启用 1 1. DMI < 12.5% 幅度 去加重 (DATA OUT) M8020A 内置了去加重功能, 并且基于 FIR ( 有限脉冲响应 ) 滤波器显示正负值游标 表 3. 多分接去加重技术指标 ( 需要选件 0G4) 去加重分接 8 ( 需要选件 0G4) 可针对每个通道单独调节 前游标 2 前游标 1 后游标 1 后游标 2 后游标 3 后游标 4 后游标 5 去加重分接分辨率 ± 6.0 db ± 12.0 db ± 20.0 db ± 12.0 db ± 12.0 db ± 6.0 db ± 6.0 db ± 0.1 db 去加重分接精度 ± 1.0 db 1 ( 典型值 ) M8041A 选件 0G4 M8051A 选件 0G4 1. 全部游标值之和不可超过 Vpp 最大值 分接精度源自 8 Gb/s 时, 前游标 1 和后游标 1 的 PCIe 3 预设置条件 后游标 1 = 20log 10 Vb/Va 前游标 = 20log 10 Vc/Vb Vpp 标称值 = 20log 10 Vd 图 16. 标称输出幅度和去加重的定义
13 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型发生器技术指标 ( 续 ) 时钟输出 (CLK OUT) 表 4. 时钟输出技术指标 频率范围 256 MHz 至 8.50 GHz( 选件 C13)G08 或 C08), 256 MHz 至 16.20 GHz( 选件 C13)G16 或 C16) 频率分辨率 1 Hz 频率精度 ± 15 ppm 幅度 0.1 至 1 V,5 mv 步进, 单端 输出电压窗口 1 V 至 +3 V 1 外部端接电压 1 V 至 +3.0 V 跳变时间 20 ps 典型值 (20%-80%) 占空比 50%, 精度 ± 15% 时钟分时器 1, 2, 4, 8, 10, 16, 20, 24, 30, 32, 40, 50, 64, 66, 80. 对于其他分时器, 使用 TRG 输出 时钟模式 参见表 5 固有随机抖动 16.2 GHz 和分时器 = 1 时,300 fs rms 典型值 SSB 相位噪声 2 相位噪声一般在 10 khz 频偏上为 85 dbc/ Hz 典型值, 使用内部时钟时, 外部参考时钟为 10/100MHz 对于带宽为 0.1/2/5 MHz 的参考时钟倍频器, 在 10 khz 频偏上的相位噪声为 80 dbc/ Hz 负载端接 使用 50 Ω 阻抗负载接地或接外部端接电压 不可开路 未使用的输出必须接端接电压 连接器 3.5 mm, 阴头 M8041A x M8051A 无时钟 1. 如果 V term 不是 0 V, 那么以下技术指标适用 : 高电压电平范围 = 2/3 * V term - 0.95 V < HIL < V term + 2 V 低电压电平范围 = 2/3 * V term - 1 V < HIL < V term + 1.95 V 2. 适用于 8.1 到 16.2 GHz 时钟 表 5. 时钟输出模式 ( 仅适用于 M8041A) 时钟模式 时钟生成 输入频率范围 选件 G08/ C08 选件 G16/ C16 选件 基准 PLL 带宽小于 1 khz 10/100 MHz 10/100 MHz 直接 无 PLL 8.1 GHz 至 8.5 GHz 8.1 GHz 至 16.2 GHz 参考时钟倍频器带宽 100 khz m/n PLL, 回路带宽为 100 khz 10 MHz 至 8.5 GHz 10 MHz 至 16.2 GHz m, n = 1 至 1620 参考时钟乘以环路带宽为 2 MHz 的 PLL 环路带宽为 2 MHz 的整数 PLL 1 10 至 105 MHz 10 至 105 MHz 0G6 参考时钟乘以环路带宽为 5 MHz 的 PLL 环路带宽为 5 MHz 的整数 PLL 1 50 至 105 MHz 50 至 105 MHz 0G6 1. 设置使用内容请见表 7 ( 其他设置请联系厂商 )
14 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型发生器技术指标 ( 续 ) 参考时钟输入 (REF CLK IN) M8041A 模块上的输入端口可将系统时钟锁定为 10 或 100 MHz 的外部参考时钟, 而不是内部振荡器 M8041A 也允许使用外部时钟, 参见时钟模式 表 6. 参考时钟输入技术指标 ( 仅适用于 M8041A) M8041A M8051A 输入幅度 0.2 至 1.4 Vpp x 无 输入频率 10 MHz 至 16.2 GHz, 取决于时钟模式和最大数据速率选件 接口 单端 50 Ω 标称值 连接器 SMA, 阴头 表 7. 参考时钟倍频器预定义设置 ( 仅适用于配有选件 0G6 的 M8041A) 参考时钟输入标配目标数据速率倍频器锁相环 (PLL) 环路带宽 M8041A 100 MHz PCIe 4 16 Gb/s 160 2 MHz 0G6 100 MHz PCIe 3 8 Gb/s 80 5 MHz 100 MHz PCIe 2 5 Gb/s 50 5 MHz 100 MHz PCIe 1 2.5 Gb/s 25 5 MHz 26 MHz 至 52 MHz SD UHS-II 390 Mb/s 至 780 Mb/s 15 2 MHz 26 MHz 至 52 MHz SD UHS-II 780 MHz 至 1.56 Gb/s 30 2 MHz 52 MHz 至 104 MHz SD UHS-II Gen 2 1.56 Gb/s 至 3.12 Gb/s 30 2 MHz 52 MHz 至 104 MHz SD UHS-II Gen 2 3.12 Gb/s 至 6.24 Gb/s 60 2 MHz 19.2 MHz MIPI M-PHY 1.248/1.4592/2.496/ 65/76/130/ 2 MHz 2.9184/4.992/5.8368 Gb/s 152/260/304 26 MHz MIPI M-PHY 1.248/1.456/2.496/ 2.912/4.992/5.824 Gb/s 38.4 MHz MIPI M-PHY 1.248/1.4592/2.496/ 2.9184/4.992/5.8368 Gb/s 52 MHz MIPI M-PHY 1.248/1.456/2.496/ 2.912/4.992/5.824 Gb/s 48/56/96/ 112/192/224 65:2/38/65/ 76/130/152 24/28/48/56/ 96/112 2 MHz 2 MHz 2 MHz
15 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 M8041A 和 M8051A 的辅助输入和输出 触发输出 (TRIG OUT) 触发输出可用于不同模式 : 1. 分频时钟, 除以 :2 至 65535 2. 可调节脉冲宽度和偏置的序列模块触发 3. 可调节脉冲宽度的 PRBS 序列触发 表 8. 触发输出技术指标 ( 仅适用于 M8041A) 幅度 0.1 至 1 Vpp 单端 0.2 至 2 Vpp 差分输出电压窗口 -1 至 3 V 1 外部端接电压 -1 至 3 V 接口差分, 50 Ω 连接器 3.5 mm, 阴头 1. 如果 V term 不是 0 V, 那么以下技术指标适用 : 高电平电压范围 = 2/3 * V term - 0.95 V < HIL < V term + 2 V 低电平电压范围 = 2/3 * V term - 1 V < LOL < V term + 1.95 V M8041A x M8051A 无触发 考时钟输出 (REF CLK OUT) 输出 10 和 100 MHz 时钟,1 Vpp 单端, 使用 50 Ω 负载端接 仅适用于 M8041A 连接器 : SMA, 阴头 时钟输入 (CLK IN) 日后使用 仅适用于 M8041A 参见采用直接时钟模式的参考时钟输入 控制输入 A 和 B (CTRL IN A CTRL IN B) 每路输入的功能可选 : 序列触发器 误码和码型捕获事件 表 9. 控制输入技术指标 ( 适用于 M8041A 和 M8051A) M8041A M8051A 输入电压 -1 V 至 +3 V x x 端接电压 -1 V 至 +3 V 阈值电压 -1 V 至 +3 V 数据输出时延 参见图 17 连接器 SMA, 阴头 控制输出 A (CTRL OUT A) 在出现误码时输出一个脉冲 如果使用序列发生器, 可以生成一个脉冲或静态高 / 低电平 表 10. 控制输出技术指标 ( 适用于 M8041A 和 M8051A) M8041A M8041A 幅度 1 0.1 至 2 V x x 输出电压 1-0.5 至 1.75 V 数据输出时延 控制输出至数据输出调整由选择的编码 ( 符号宽度 ) 决定 : 二进制 (1 位 ) ±64 UI ± 抖动幅度 /2 8B/10B (10 位 ) ±80 UI ± 抖动幅度 /2 128B/130B (130 位 ) ±130 UI ± 抖动幅度 /2 128B/132B (132 位 ) ±132 UI ± 抖动幅度 /2 连接器 SMA, 阴头 1. 当使用 50 Ω 负载端接至接地时 开路时增加一倍
16 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 M8041A 和 M8051A 的辅助输入和输出 ( 续 ) 同步输入和输出 (SYNC IN SYNC OUT) M8041A 上的同步输出 : 输出时钟信号, 将多个模块同步到通用时钟 同步输入是 M8051A 模块上的时钟输入, 可将更多模块同步到通用时钟 每个 M8051A 模块默认附带一条同步电缆 系统输入 A/B 和辅助输入 (AUX IN) 控制输入以同步码型序列发生器的事件 辅助输入 : 日后使用 仅适用于 M8041A 表 11. 系统输入和辅助输入技术指标 ( 仅适用于 M8041A) M8041A M8051A 输入电压 -1 V 至 +3 V X 无 端接电压 -1 V 至 +3 V 阈值电压 -1 V 至 +3 V 数据输出时延 参见图 17 连接器 SMA, 阴头 系统输出 A/B (SYS OUT A/B) 生成脉冲或静态高 / 低电平由码型序列发生器控制 表 12. 系统输出技术指标 ( 仅适用于 M8041A) M8041A M8051A 幅度 1 0.1 至 2 V x 无 输出电压 1-0.5 至 1.75 V 数据输出时延 系统输出至数据输出调整由选择的编码 ( 符号宽度 ) 决定 : 二进制 (1 位 ) ±64 UI ± 抖动幅度 /2 8B/10B (10 位 ) ±80 UI ± 抖动幅度 /2 128B/130B (130 位 ) ±130 UI ± 抖动幅度 /2 128B/132B (132 位 ) ±132 UI ± 抖动幅度 /2 连接器 SMA, 阴头 1. 当使用 50 Ω 负载端接至接地时 开路时增加一倍 SYS IN 和 CTRL IN 到数据输出的时延 (UI) = 数据块长度 [UI] + X ± LFPJ [UI] * 0.5 ± SSC 偏差 [UI] SSC 偏差通过下列公式计算 : 下展频 SSC 偏差 = ( 数据速率 * ( 偏差 %/100)) / (8*SSC 调制频率 ) ; 中心展频 SSC 偏差 = ( 数据速率 * ( 偏差 %/100)) / (4*SSC 调制频率 ) X (UI) 典型值 编码 ( 符号宽度 ) 二进制 (1 位 ) 8B/10B(10 位 ) 128B/130B(130 位 ) 128B/132B(132 位 ) 数据速率 256 至 506.25 Mb/s 4672 4800 5330 5280 506.25 Mb/s 至 1.0125 Gb/s 5568 5760 6240 6204 CTRL IN 至 DATA 1.0125 至 2.025 Gb/s 7680 7920 8450 8382 2.025 至 4.05 Gb/s 11840 12064 12740 12805 4.05 至 8.1 Gb/s 20013 20336 21321 21384 8.1 至 16.2 Gb/s 36544 37098 38515 38664 256 至 506.25 Mb/s 4992 5120 5590 5676 506.25 Mb/s 至 1.0125 Gb/s 6208 6400 6903 6863 SYS IN 至 DATA 1.0125 至 2.025 Gb/s 8896 9200 9880 9768 2.025 至 4.05 Gb/s 14291 14584 15600 15629 4.05 至 8.1 Gb/s 24896 25432 27040 27166 8.1 至 16.2 Gb/s 46312 47294 49884 50171 图 17. 此表格显示了 X 的典型值, 单位为单位间隔 (UI) 利用 X 值可以计算 M8041A 和 M8051A 从 SYS 输入和 CTRL 输入到数据输入之间的时延 X 值由数 据速率和选定编码方式 ( 符号宽度 ) 决定
17 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 抖动容限测试技术指标 M8020A 内置经过校准的抖动源, 可满足大部分常用千兆级标准的接收机测试需求 这些标准包括 :PCIe USB MIPI SATA DisplayPort CPU 前端总线 CEI 10GbE 100GbE SFP+ QSFP CFP2/4 等 M8020A 还提供自动抖动容限测量, 以及预定义一致性测试曲线库 对于使用 M8061A 的 32 Gb/s 装置, 可使用 M8041A/51A 的抖动源 M8061A 多路复用器对抖动产生是透明的 当选定多路复用器配置后, 表 13 到 17 规定的范围以 M8061A 输出端的数据速率为基准 表 13. 低频周期抖动技术指标 ( 需要选件 0G3 高级抖动源 ) 高频周期抖动 ( 低频 PJ) ( 由 IQ 调制器生成 ) 幅度范围 0 至 123.5 UI x 数据速率 (Gb/s), 对于调制频率在 100 Hz 至 10 khz, 请见下表 对于调制频率在 10 khz 至 10 MHz 之间最大低频周期抖动值 = 1.235 ns * 10-3 * 数据速率调制频率 M8041A 选件 0G3 M8051A 选件 0G3 频率 100 Hz 至 10 MHz, 正弦调制 抖动幅度精度 ± 2 % ± 1 ps 典型值 可调节 每个数据通道可单独调节 时钟和触发信号的低频周期抖动相同 低频周期抖动 123.5 UI * 数据速率 [Gb/s] 抖动幅度 (UI) 0.247 UI * 数据速率 [Gb/s] 100 Hz 10 khz 5 MHz 调制频率 数据速率 调制频率为 100 Hz 至 10 khz 时的最大 UI 调制频率为 10 MHz 时的最大 UI 256.0 Mb/s 至 506.25 Mb/s 31.6 至 62.5 UI 0.0632 至 0.125 UI 506.25 Mb/s 至 1.0125 Gb/s 62.5 至 125 UI 0.125 至 0.25 UI 1.0125 Gb/s 至 2.025 Gb/s 125 至 250 UI 0.25 至 0.5 UI 2.025 Gb/s 至 4.05 Gb/s 250 至 500 UI 0.5 至 1 UI 4.05 Gb/s 至 8.1 Gb/s 500 至 1000 UI 1 至 2 UI 8.1 Gb/s 至 16.2 Gb/s 1000 至 2000 UI 2 至 4 UI 图 18. 低频正弦周期抖动的最大值取决于数据速率和调制频率
18 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 抖动容限测试技术指标 ( 续 ) 表 14. 高频周期抖动 随机抖动 频谱分布随机抖动 有界不相关抖动 时钟 /2 抖动的技术指标 ( 需要选件 0G3 高级抖动源 ) 高频抖动 ( 由时延线生成 ) 高频周期抖动 (HF PJ1 和 HF PJ2) 量程 1 UI p-p ( 数据速率 > 1 Gb/s) 注 : 这是 RJ HF-PJ1 和 HF-PJ 频谱 RJ 外部时延调制和 BUJ 之和的最大值 量程 参见上面的高频抖动 1 频率 1 khz 至 500 MHz 对于 < 4 Gb/s 的数据速率, 最大调整频率为数据速率 / 8 可能是双音频扫描 抖动幅度精度 ± 3 ps ± 10 % 典型值 可调节 每个通道可单独调节 随机抖动 (RJ) 量程 0 至 72 mui rms (1 UI 最大峰峰值 ) 1 抖动幅度精度 ± 300 fs ± 10 % 典型值 滤波器 高通 : 10 MHz 和 端开 低通 : 100 MHz, 低通 : 500 MHz ( 数据速率 3.75 Gb/s), 低通 : 1 GHz ( 数据速率 7.5 Gb/s) 可调节 每个通道可单独调节 根据 PCIe 2 的 量程 0 至 72 mui rms (1 UI 峰峰值 ) 1 频谱分布 RJ (srj) 2 频率 低频 : 0.01 至 1.5 MHz; 高频 : 1.5 至 100 MHz 抖动幅度精度 ± 300 fs ± 10 % 典型值 可调节 每个通道可单独调节 有界不相关抖动 (BUJ) 量程 参见上面的高频抖动 1 PRBS 多项式 2 n -1, n = 7, 8, 9, 10, 11, 15, 23, 31 滤波器 50/100/200 MHz 低通三阶 抖动幅度精度 对于表 15 中显示的设置为 ± 5 ps ± 10% 典型值 可调节 每个通道可单独调节 PRBS 发生器的速率 625 Mb/s 1.25 Gb/s 和 2.5 Gb/s 时钟 /2 抖动 量程 ± 20 ps 或 ± 0.1 UI 典型值 ( 取两者中的较小值 ) 注 : 这意味着第一个眼图需比后一个眼图长或短 20 ps 抖动幅度精度 ± 3 ps 典型值 可调节 每个通道可单独调节 M8041A 选件 0G3 选件 0G3 选件 0G3 选件 0G3 选件 0G3 选件 0G3 M8051A 选件 0G3 选件 0G3 选件 0G3 选件 0G3 选件 0G3 选件 0G3 1. 1 UI 等于 RJ HF-PJ1 和 HF-PJ2 频谱 RJ 外部时延调制和 BUJ 之和的最大值 2. 有频谱分布随机抖动时没有 RJ 和 BUJ, 反之亦然 表 15. 用于 BUJ 设置的 BUJ 精度 BUJ 校准设置 1 PRBS 发生器的速率 PRBS 多项式 低通滤波器 CEI 6G 1.25 Gb/s PRBS 2 9-1 100 MHz CEI 11G 2.5 Gb/s PRBS 2 11-1 200 MHz 高斯 2.5 Gb/s PRBS 2 31-1 100 MHz 1. 其它设置未经校准, 也不必针对 PRBS 发生器的全部数据速率生成期望的抖动直方图
19 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 抖动容限测试技术指标 ( 续 ) 图 16. 扩频时钟 (SSC) 技术指标 ( 需要选件 0G3: 高级抖动源 ) SSC ( 扩频时钟 ) 量程 0 至 10,000 ppm (0 至 1%) 峰峰值 选择中心扩频 向上扩频和向下扩频 频率 100 Hz 至 200 khz 调制 三角波和任意波形调制 SSC 幅度精度 ± 0.025 % 典型值 输出 可针对 CLK OUT DATA OUT 1 DATA OUT 2 TRG OUT 共同启动 / 关闭 M8041A 选件 0G3 M8051A 无 剩余 SSC (PCIe2) 量程 0 至 100 ps 选件 0G3 选件 0G3 频率 10 至 100 khz 输出 可针对 DATA OUT 1 DATA OUT 2 单独启动 / 关闭 图 17. 外部抖动调制 (DATA MOD IN 1 和 2 CLK MOD IN) 技术指标 M8041A 支持单独在数据 1 数据 2 和时钟端口上注入抖动 M8051A 支持在数据 1 和数据 2 端口上注入抖动 无需使用选件 0G3 M8041A M8051A 外部抖动 说明 用于对每个 DATA OUT 单独进行时延调制的输入 x x 数据调制输入 1 和 2 量程 高达 1 UI 1,0.8 Vpp 最大值 频率 高达 1 GHz 外部抖动 说明 用于对 TRG OUT 和 CLK OUT 进行时延调制的输入 x 无 时钟调制输入 同时影响两者 量程 高达 1 UI,0.8 Vpp 最大值 频率 高达 1 GHz 增益 1UI / 0.725 V ± 5% x x 线性度 50 mui x x 连接器 SMA, 阴头 1. 1 UI 等于 RJ HF-PJ1 和 HF-PJ2 频谱 RJ 外部时延调制和 BUJ 之和的最大值
20 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 抖动容限测试技术指标 ( 续 ) 表 18. 可调的码间干扰 (ISI) 技术指标可调的 ISI 适用于 M8041A 和 M8051A, 需要选件 0G5 和序列号 >= DE55300500 对于序列号较低的产品, 我们提供升 级选件 UG5, 但需要返回工厂进行升级 可调的 ISI 要求使用 M8070A 软件版本 2.0.0.0 版本或更高版本 1 点控制 ( 最广泛的调试 ) 2 点控制 ( 最好的调整 ) M8041A M8051A M8061A 工作范围数据速率 > 5 Gb/s 时, 实际 PCB 迹线仿真损耗选件 0G5 选件 0G5 无 频率范围 较高点 (P1) 的插入损耗 (IL) 范围 较低点 (P2) 的插入损耗范围 斜率范围 损耗分辨率插入损耗精确度 1 至 16 GHz, 1 MHz 分辨率 无控制 1.5 至 25 db 1 0.5 至 25 db 1 1.5 至 25 db 1 IL 偏置 0 db 时, 0.5 至 6.0 db/ghz IL 偏置最大值 -2 db 时, 1.5 至 -6 db/ghz 0.1 db/ghz 典型值 ±(0.8 db + 0.1 db/ghz) 典型值 损耗范围是 0 至 -20 db ±(0.9 db + 0.1 db/ghz) 典型值 预置 M8048A ISI 通道 7.7" 9.4" 11.1" 12.8" 14.4" 16.1" 24.4" PCIe3 短和长 M-PHY G3A 通道 1 G3A Ch2 M-PHY G3A 通道 1 G3A Ch2 SAS-3 导入 S 参数是,s2p 和 s4p 1. 斜率范围内和插入损耗范围内 较低点频率 (P2) 必须 > 较高点频率 (P1) 1 点控制 2 点控制 频率 [GHz] 频率 [GHz] 0 0 5 10 15 20 插入损耗偏置 0 0 5 10 15 20-5 -5 插入损耗 [db] -10-15 最小斜率 插入损耗 [db] -10-15 P 1 P 2 最小斜率 -20-20 -25 Max slope -25 最大斜率 图 19. 可调的 ISI 能够在较大范围内控制 左边的表格显示了一点控制的范围 较高的损耗点 P1 是固定的, 只有较低的损耗点 P2 可以在最小斜率和最大斜率内有一个较大范围的变化 右边的表格显示了两点控制 能够在最小斜率和最大斜率之间极其灵活地调整较高的点 1 和较低的点 2 的频率和损耗
21 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 抖动容限测试技术指标 ( 续 ) 图 20. 1 通道 J-BERT M8020A 系统视图
22 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 抖动容限测试技术指标 ( 续 ) ISI 通道 外部 ISI 通道可用于仿真通道损耗 是德科技提供了专门用于 DisplayPort PCIe3 ( 基本 标准 ) 和 SATA 的一致性测试 ISI 通道, 另外还提供了 M8048A 详细技术指标请参见 M8048A 技术资料 M8048A-001 ISI 通道提供 4 条短导线 : 7.7 英寸 (196 mm) 9.4 英寸 (240 mm) 11.12 英寸 (282 mm) 12.8 英寸 (324 mm) M8048A-002 ISI 通道提供 4 条长导线 : 14.4 英寸 (366 mm) 16.1 英寸 (408 mm) 24.4 英寸 (620 mm) 34.4 英寸 (874 mm) 电平干扰注入 共模和差模电平干扰可在内部生成, 以测试接收机共模抑制和垂直闭眼容限 可以同时注入 CMI 和 DMI 在包括 M8061A 的 32 Gb/ s 配置中, M8061A 需要使用外部信号源 参见 M8061A 技术资料, 以详细了解内置电平干扰叠加和增益调整参数 表 19. 正弦干扰 (CMI DMI) 技术指标 ( 需要选件 0G7) 差模干扰 (DMI) 幅度 2 自动调整 启动时, 最大为输出幅度的 30% 1 自动调整 禁用时, 最大可选输出幅度的 30% 1 幅度精度 ±10 mv ±10% 典型值 共模干扰 (CMI) 幅度 2, 3 高达 320 mv 1 幅度精度 ±10 mv ±10% 典型值 调制频率 量程 低频 : 10 MHz 至 1 GHz, 仅限正弦波 高频 : 1 GHz 至 6 GHz, 仅限正弦波 同时注入 CMI 和 DMI 有 CMI 和 DMI 不能同时使用高频调制 CMI 和 DMI 不能同时使用低频调制 见下图 M8041A 选件 0G7 M8051A 选件 0G7 1. 当启用 CMI 或 DMI 时, 最大输出幅度降低 参见表 2 2. 每个通道独立 3. 高达 5 GHz 低频源 X 开关 DMI CMI 数据输出 1 高频源 X 开关 DMI CMI 数据输出 2 图 21. M8020A 提供经校准的电平干扰源, 以同时注入 CMI ( 共模干扰 ) 和 DM I( 差模干扰 )
23 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型 序列发生器和交互式链路培训 表 20. 码型 序列发生器和链路培训技术指标 M8041A M8051A M8061A PRBS 1 2 n -1, n= 7, 10, 11, 15, 23, 23p 3, 31 x x x PRBS 2 n, n = 7, 10, 11, 13, 15, 23 游标密度游标密度 : PRBS 1/8 至 7/8 零替换 导出 / 导入 码型库 是 可从 N4900 系列导入码型 是 用户可定义存储器 2 Gb/ 通道 4 交互式链路培训 用于 PCIe 34 的链路训练状态机 (LTSSM), 可在使用或不使用链路 选件 0S1 无 无 训练的条件下通过恢复实现环回状态 适用于根据 PCI Express 体系结构物理层测试规范来测试下行和上行端口 支持以下测试 : 2.3 8 GT/s 附加卡发射机初始 Tx EQ 测试 2.4 8 GT/s 附加卡发射机链路均衡响应测试 2.7 8 GT/s 系统板发射机链路均衡响应测试 2.10 8 GT/s 附加卡接收机链路均衡响应测试 2.11 8 GT/s 系统板接收机链路均衡响应测试 LTSSM 向日志文件报告 : 状态 被测器件的去加重请求 : 支持的通道 : 1, 2 2 编码 8B/10B 128B/130B 128B/132B 二级制 十六进制 x x 无 扰码器 PCIe USB SATA x x 无 矢量 / 序列粒度 64/80/130/132 比特 x x * 2 码型捕获 有 5 x x 无 捕获数据开始事件 用户定义 ( 最小 ) 数量的事件前比特 / 符号和最小捕获比特 / 符号 事件 : 误码 CTRL IN A/B 即时 捕获速率最大值为 2 Gbit/ 通道保存捕获速率 : 使用误码 预测数据 ( 忽略误码内容 ) PG 数据 ( 忽略误码内容 ) 通过码型编辑窗口输出 将比特转换为所有其他编码 ( 反之亦然 ) 能够自动掩码误码比特功能显示捕获数据 : 用彩色编码显示误码 通过误码比特 / 编码进行导航 ( 发现下一个 / 前一个 ) 码型序列发生器 3 个计数循环 1 个无限循环 数据块数量 : 500 1. 注 : 极性与 ParBERT 和 J-BERT N4903A/B 及 N49xx 型号相反 2. 上市情况 : 请联系工厂 免费软件更新 3. 经过修改的 PCIe3 一致性测试码型 4. 要求使用 M8070A 软件 1.5.0.0 版本或更高版本 免费升级 ( 交互式链路训练需要选件 0S1) 5. 要求使用 M8070A 软件 2.0.0.0 版本或更高版本
24 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 码型 序列发生器和交互式链路培训 ( 续 ) 图 22. J-BERT M8020A 分析仪捕获速度高达 2 Gbit/ 通道 可定义捕获事件和深度捕获的码型可以导出并加载为发生器码型, 或作为预期码型用于进一步误差分析 此例显示的是捕获的红色误码比特以及导航键
25 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 分析仪技术指标 ( 误码检测器 ) 每个 M8041A/51A 分析仪通道都具有时钟恢复功能 要支持以下功能, 需要使用单独的模块选件 : 均衡器 CTLE 选件 ( 选件 0A3 适用于 M8041A 和 M8051A) SER/FER 分析 ( 选件 0S2 仅适用于 M8041A, 需要相同时钟组中的所有分析仪通道 ): 该选件提供 8B/10B 编码 128B/130B 和 128B/132B 2 编码码型处理功能 8B/10B 编码码型支持自动处理运行的差异变化, 扰码 / 解码和高达 4 个填充图元, 每个图元包含 4 个符号 在过滤填充符时无静寂时间 支持用于 PCIe und USB 3.1 的编码跳过已排序集合 (Skip Ordered Sets) 128B/130B 和 128B/132B 的长度变化 对于 32 Gb/s 装置, 需要 N4877A-232 CDR 和去多路复用器以使用 M8020A 分析功能 关于 32Gb/s 输入技术指标的详细信息, 请参见 N4877A 技术资料 当选定 多路复用和去多路复用 配置时 ( 需要 M8070A 软件 1.5.0.0 或更高版本 ),N4877A 的所有参数都可以通过 M8070A 系统软件控制 CTLE 和 SER/FER 分析不可用于包括 M8061A 和 N4877A 的 32 Gb/s 配置 图 21. 分析仪 / 误码检测器 ( 选件 C08 或 C16) 技术指标 数据速率 256 Mb/s 至 8.50 Gb/s ( 选件 C08), 256 Mb/s 至 16.20 Gb/s ( 选件 C16) 模块通道数 1 或 2 ( 选件 0A2) 数据格式 NRZ 单端和差分 输入灵敏度 1 正常灵敏度模式 4 时 50 mv 典型值 高灵敏度模式 4 时 40 mv 典型值 输入电压范围 1.0 V 至 + 3.3 V 最大电压范围 正常灵敏度模式时 1.0 Vpp 单端 高灵敏度模式时 0.50 Vpp 单端 端接电压 -1.0 V 至 + 3.3 V 3 计时分辨率 1 mui 输入带宽 17.5 GHz 典型值 CTLE 有 四种预设可选 : 8 Gb/s 时,PCIe 3.0: -6.0 db - 9 db -12 db 5 Gb/s 时 USB 3.0 时钟数据恢复 每个输入通道都支持 更多详细信息请参见表 21 采样点 手动和自动 查找采样点的最佳电压阈值和时延 时延精度 ±30 mui 判断 ( 电平 ) 阈值范围 -1.0 V 到 3.3 V, 步进为 1 mv 共模电压范围必须在 ± 0.5 V 之内 阈值精度 ±25 mv 相位裕量 1 UI - PRBS 2 15-1 时为 16 ps 典型值 1 UI 时钟码型时为 7 ps 典型值 M8041A x 选件 0A3 接口 差分 : 100 Ω, 单端 : 50 Ω, 直流耦合 x x 数据输入连接器 3.5 mm, 阴头 1. 使用 PRBS 231 1-1 在 16 Gb/s 交流耦合模式 BER =10-12, 禁用 CTLE 的条件下测得 2. 上市情况 : 请联系工厂 3. 端接电压务必在直流共模电压 ± 1.7 V 范围之内 4. 使用 DCA-X 模块 86117A 在基准电缆 M8041A-801 的输入端测得的眼图高度 适用于单端和差分输入信号 x M8051A x 选件 0A3 x
26 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 分析仪技术指标 ( 误码检测器 ) ( 续 ) 表 22. 时钟恢复技术指标 条件 M8041A M8051A CDR 数据速率范围 1.0125 至 16.2 Gb/s x x 可选的环路类型 一阶和二阶 PLL 描述参见下图 可调谐环路带宽 102 khz 至 20 MHz, 取决于数据速率, 见下图 数据速率 / 10000 至数据速率 / 500 2,3 数据速率 / 10000 至数据速率 / 660 2,3 数据速率从 1.0125 Gb/s 至 < 8.1 Gb/s, 50 % 跳变密度数据速率 > 8.1 Gb/s,50% 跳变密度 环路带宽精度 ±20%, 典型值 1 MHz < 环路带宽 < 数据速率 / 900, 50% 跳变密度, 峰值 2 db 可调谐峰值范围 0..3 db, 环路带宽 数据速率 / 900 选定 2 型二阶环路 0..1 db, 环路带宽 > 数据速率 / 900 跳变密度补偿 用户可以设置预期的跳变密度, 环路会相应地补偿环路带宽 跟踪范围 ( 最大频偏 ) 频偏 [ppm] = 限定 2 型, 环路带宽 数据速率 / 800 ±(9000 500 * 数据速率 [Gb/s] CDR 冻结 在 256 个连续比特且无跳变时, CDR 自动进入冻结状态 每次跳变时,CDR 都会从跳变状态恢复 如果启用了 CDR 一阶 PLL (1 型 ) 1 型由带宽定义 无峰值 JTF 带宽 = OJTF 带宽 由某些通信标准使用 二阶 PLL (2 型 ) 2 型由 JTF 环路带宽和峰值定义 JTF 带宽 > OJTF 带宽 由某些计算标准使用 图 23. 每个 M8041A/51A 分析仪都具有内置有时钟恢复功能 可选择一阶或二阶 PLL
27 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 分析仪技术指标 ( 误码检测器 ) ( 续 ) 环路带宽 [MHz] 数据速率 [Gb/s] 图 24. 50% 跳变密度时的 CDR 环路带宽 表 23. 测量能力 ( 选件 C08 或 C16) M8041A M8051A M8061A BER 累加和即时 x x x 分离 RJ DJ 的 BERT 扫描 支持, 高达 16.2 Gb/s 和 PRBS 2 31-1 x x no 抖动容限 支持 x x x 眼图轮廓 1 支持 x x 无 快速眼图 支持 1 x x 无 输出电平和 Q 因数 支持 3 比特恢复模式 支持 1 x x x 误符率 / 误帧率 8B/10B, 128B/130B, 128B/132B 2 选件 OS2 无 无 编码和重计时码型 填充符过滤 自动删除填充符 请参见上面说明 计数器 8B/10B: 比较符 错误符号 非法符号 填充符 错误不一致 (wrong disparity) 帧 误帧 128B/130B: 数据块 误码数据块 非法同步标头 填充符 经修改的填充符 128B/132B 2 : 数据块 误码数据块 非法同步标头 填充符 经修改的填充符 经校正的同步标头 1. 上市情况 : 请联系工厂 免费软件更新 2. 在 9 至 11 Gb/s 数据速率 (USB 3.1) 下支持 128B/132B SER/FER 填充符去除和计数器 要求使用软件 1.5.0.0 版本或更高版本 3. 要求使用软件 2.0.0.0 版本或更高版本
28 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 用户界面和远程控制 控制 M8041A M8051A 和 M8061A, 需要使用用于 M8000 系列 BER 测试解决方案的 M8070A 系统软件 表 24. 用户界面和远程控制界面 系统软件 软件许可证 控制器要求 M8070A 离线版本不需要许可证 如需控制硬件, 有可转移永久许可证 (M8070A-0TP) 和网络永久许可证 (M8070A-0NP) 两种许可证备选 当一家公司内有多台 M8020A 仪器时, 推荐选择网络许可证 当订购 M8020A-BU1 时,M8070A-0TP 许可证将预装在嵌入式控制器中 嵌入式 PC: 对于预装的嵌入式控制器 M9536A ( 包括预装 M8070A 软件和模块许可证 ), 选择 M8020A- BU1 其他 : 对于 M9536A 1 插槽 AXIe 嵌入式控制器, 选择用于 Windows 7 或 8,8 或 16 GB RAM USB 外置 PC: 推荐在外置 PC 和 AXIe 机箱之间使用 USB 连接 推荐最少使用 8 GB RAM 关于 PCIe 连通性, 请参见技术指南 支持 AXIe 标准的被测 PC 列表,5990-7632EN 操作系统 Microsoft Windows 7 (64 位 ) SP1 Windows 8 (64 位 ),Windows 8.1 (64 位 ) 控制器与 AXIe 机箱的连通性推荐使用 USB 2.0 ( 最低 ), PCIe 2.0/8x ( 只适用于最高数据吞吐量和台式 PC) 编程语言 SCPI 不兼容 N4900 系列和 ParBERT 81250A 远程控制接口 台式或笔记本计算机 : LAN M9536A: LAN 保存 / 调用 支持 导出测量结果 抖动容限结果可以 *.csv 文件形式导出 显示分辨率 最低要求 : 1024 x 768 脚本接口 内置 IronPython 脚本引擎 通过它, 您能够控制被测器件和其他测试设备 您还可以利用各种函数工具来定制测量, 例如读出内置错误计数器或初始化器件 软件最低配置要求 Microsoft Win 7 SP1 或 8/ 8.1 操作系统,Keysight IO 程序库 16.3 版本 软件下载 下载最新版本, 请访问 www.keysight.com/find/m8020a 图 25. J-BERT M8020A 内置的脚本引擎可与被测器件或其他仪器进行通信 使用 Iron Python 脚本语言
29 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 一般特征和物理尺寸 表 25. M8041A 和 M8051A 模块的一般特征 工作温度 存储温度 M8041A M8051A 5 C 至 40 C (-41 F 至 + 104 F) -40ºC 至 +70ºC ( 模块 ) (-40 F 至 + 158 F) 工作湿度 40ºC 时, 相对湿度为 15% 至 95% ( 无冷凝 ) 存储湿度 65ºC 时, 相对湿度为 24% 至 90% ( 无冷凝 ) 电源要求 ( 仅模块 ) 350 W 250 W 模块物理尺寸 ( 宽 x 高 x 深 ) M8020A-BU1/-BU2 物理尺寸 ( 宽 x 高 x 深 ) 3 插槽 AXIe 模块 : 351 x 92 x 315 mm (13.8 x 3.6 x 12.4 英寸 ) 净重 M8041A 模块 : 6.6 kg (14.6 磅 ) 加上 M8020A-BU1: 24 kg (53 磅 ) 加上 M8020A-BU2: 19.9 kg (43.9 磅 ) 装运重量加上 M8020A-BU1: 37 kg (82 磅 ) 加上 M8020A-BU2: 32.5 kg (71.7 磅 ) 推荐的重校准周期保修期预热时间 2 插槽 AXIe 模块 : 351 x 61 x 315 mm (13.8 x 2.4 x 12.4 英寸 ) 安装在 5 插槽 AXIe 机箱中 : 463 x 194 x 446 mm (18.2 x 7.6 x 17.6 英寸 ) M8051A 模块 : 5.0 kg (11.0 磅 ) 加上 M8041A 和 5 插槽机箱 : 24.9 kg (54.9 磅 ) 无 1 年 3 年是德科技送修服务 30 分钟 散热要求 插槽从右向左通风 M8041A/51A 在工作时, 每一面至少要留出 50 mm 的空隙 请参见 M9505A 机箱入门指南 EMC IEC 61326-1 安全性 IEC 61010-1 质量管理 ISO 9001 14001 技术指标的设定条件 本文中描述的技术指标均为仪器的保证性能 最初值以斜体显示 非保证的指标记为典型值 所有技术指标都是在仪器经过预热和自动校准之后置于指定工作温度范围内时有效 如无另行说明, 所有输出都需要使用 50 Ω 阻抗接地 如无另行说明, 所有 M8041A 和 M8051A 技术指标都是在使用推荐的成对电缆 M8041A-801 (2.92 mm,0.85 m, 成对配套 ) 连接时有效
30 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 模块和机箱示意 详细订货信息请参见 M8020A 配置指南 图中为 1 至 2 通道 16 Gb/s 高性能比特误码率测试仪, M8020A-BU2 提供机箱, 需要另行配置外置 PC 图中为 1 至 2 通道 16 Gb/s 高性能比特误码率测试仪, M8020A-BU1 提供机箱, 并包含嵌入式 PC 控制器模块 图中为 3 至 4 通道 16 Gb/s 高性能比特误码率测试仪, ( 未显示外置 PC) 图中为 32 Gb/s 高性能比特误码率测试仪,1 通道 ( 未显示外置 PC) + N4877A CDR / 去多路复用器 图 26. J-BERT M8020A 配置选择综述 装运时包含的标配附件 : M8041A 模块 : 8 个 50 Ω 端子 商业校准报告 ( UK6 ) 校准证书 ESD 保护套件 M8051A 模块 : 4 个 50 Ω 端子 时钟同步电缆 (M8051A-801) 商业校准报告( UK6 ) 校准证书 M8061A 模块 : 参见 M8061A 技术资料 M8020A-BU1: 具有嵌入式控制器的 M9505A AXIe 机箱 USB 电缆 入门指南 AXIe 填充面板和电源线 M8020A-BU2: M9505A AXIe 机箱 USB 电缆 入门指南 AXIe 填充面板和电源线 M8070A: M8070A 系统软件光盘
31 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 推荐的附件 : 成对配套电缆,2.92 mm ( 阴头 ) 至 2.92 mm ( 阴头 ),0.85 m ( 推荐用于 M8041A/51A 的每路数据输出 此 2.92 mm 电缆兼容 M8041A/51A 的 3.5 mm 前面板连接器 ) 带通滤波器 11.4 至 15.6 GHz,SMA ( 在时钟路径中与 M8061A 配合使用, 可最大限度降低 M8061A 的固有随机抖动, 并实现 25.78 Gb/s 的数据速率 ) 带通滤波器 11.1 至 17.5 GHz,SMA ( 在时钟路径中与 M8061A 配合使用, 可最大限度降低 M8061A 的固有随机抖动, 并实现 25.0 Gb/s 至 32.0 Gb/s 的数据速率 ) 用于连接 M8061A 和 M8020A 的电缆套件, 包括 3 个 3.5 mm 连接器和 0.6 m 长电缆直流阻断器, 26 GHz,3.5 mm ISI 通道,4 条短导线 ISI 通道,4 条长导线成套配对短电缆,SMA ( 阳头 ) 至 SMA ( 阳头 ), 用于串联 M8048A ISI 通道 4 条 SMA 电缆, 非配套 AXIe 5 插槽机箱 M9505A 机架安装套件 M8020A 支持的自动测试软件 用于 PCIe 接收机测试的自动测试软件用于 USB 接收机测试的自动测试软件用于 SATA 接收机测试的自动测试软件用于 DisplayPort 的自动测试软件用于 MIPI M-PHY 的自动测试软件 USB 链路培训套件 SATA 链路培训套件 MIPI M-PHY 帧发生器 PCIe 链路培训套件 PCIe 链路均衡测试自动化测试软件, 核心 保修 校准和效率提升服务 : 延长的 5 年是德科技送修服务校准服务 (3 年和 5 年 ) 生产效率协助 M8041A-801 M8061A-802 M8061A-803 M8061A-804 N9398C M8048A-001 M8048A-002 M8048A-801 15442A Y1226A N5990A-101 N5990A-102 N5990A-103 N5590A-155 N5590A-165 N5990A-302 N5990A-303 N5590A-365 N5990A-301 N5990A-501 N5990A-010 R1280 (R-51B-001-5Z) R1282 R1380-M8000 相关是德科技资料 技术资料和配置指南 : M8048A ISI 通道, 技术资料 M8061A 配有去加重选件的多路复用器, 技术资料 J-BERT N4903B 高性能串行比特误码率测试仪, 技术资料 N4877A 和 N1075A CDR/ 去多路复用器, 技术资料 M9505A 5 插槽 AXIe 机箱, 技术资料 J-BERT M8020A 配置指南 应用指南 : 使用 J-BERT M8020A 掌控您的 MIPI M-PHY 接收机测试, 应用简介如何按照 PCI Express CEM 标准通过接收机测试, 应用指南精确校准 PCIe 3.0 接收机极限测试信号, 应用指南如何测试 MIPI M-PHY 高速接收机, 应用指南使用 J-BERT M8020A 掌控您的下一代 PCIe3 接收机测试, 应用简介使用 J-BERT M8020A 掌控您的下一代 USB 3.x 设计, 应用简介 100Gb 以太网元器件与系统的性能表征和一致性验证, 应用指南 5991-3548CHCN 5991-2506CHCN 5990-3217CHCN 5990-9949CHCN 5990-6584CHCN 5991-4032CHCN 5991-3959CHCN 5990-9208CHCN 5990-6599CHCN 5991-2848CHCN 5991-4190CHCN 5991-4357CHCN 5992-0019CHCN
32 Keysight J-BERT M8020A 高性能比特误码率测试仪 - 技术资料 mykeysight www.keysight.com/find/mykeysight 个性化视图为您提供最适合自己的信息! 3 年保修 www.keysight.com/find/threeyearwarranty 是德科技卓越的产品可靠性和广泛的 3 年保修服务完美结合, 从另一途径帮助您实现业务目标 : 增强测量信心 降低拥有成本 增强操作方便性 是德科技保证方案 www.keysight.com/find/assuranceplans 5 年的周密保护以及持续的巨大预算投入, 可确保您的仪器符合规范要求, 精确的测量让您可以继续高枕无忧 www.keysight.com/go/quality Keysight Technologies, Inc. DEKRA Certified ISO 9001:2008 Quality Management System 是德科技渠道合作伙伴 www.keysight.com/find/channelpartners 黄金搭档 : 是德科技的专业测量技术和丰富产品与渠道合作伙伴的便捷供货渠道完美结合 PCIe and PCI Express are registered trademarks of the PCI-SIG. MIPI and M-PHY are registered trademarks owned by MIPI Alliance. www.keysight.com/find/m8020a 如欲获得是德科技的产品 应用和服务信息, 请与是德科技联系 如欲获得完整的产品列表, 请访问 : www.keysight.com/find/contactus 是德科技客户服务热线热线电话 : 800-810-0189 400-810-0189 热线传真 : 800-820-2816 400-820-3863 电子邮件 : tm_asia@keysight.com 是德科技 ( 中国 ) 有限公司北京市朝阳区望京北路 3 号是德科技大厦电话 : 86 010 64396888 传真 : 86 010 64390156 邮编 : 100102 是德科技 ( 成都 ) 有限公司成都市高新区南部园区天府四街 116 号电话 : 86 28 83108888 传真 : 86 28 85330931 邮编 : 610041 是德科技香港有限公司香港北角电器道 169 号康宏汇 25 楼电话 : 852 31977777 传真 : 852 25069233 上海分公司上海市虹口区四川北路 1350 号利通广场 19 楼电话 : 86 21 26102888 传真 : 86 21 26102688 邮编 : 200080 深圳分公司深圳市福田区福华一路 6 号免税商务大厦裙楼东 3 层 3B-8 单元电话 : 86 755 83079588 传真 : 86 755 82763181 邮编 : 518048 广州分公司广州市天河区黄埔大道西 76 号富力盈隆广场 1307 室电话 : 86 20 38390680 传真 : 86 20 38390712 邮编 : 510623 西安办事处西安市碑林区南关正街 88 号长安国际大厦 D 座 501 电话 : 86 29 88861357 传真 : 86 29 88861355 邮编 : 710068 南京办事处南京市鼓楼区汉中路 2 号金陵饭店亚太商务楼 8 层电话 : 86 25 66102588 传真 : 86 25 66102641 邮编 : 210005 苏州办事处苏州市工业园区苏华路一号世纪金融大厦 1611 室电话 : 86 512 62532023 传真 : 86 512 62887307 邮编 : 215021 武汉办事处武汉市武昌区中南路 99 号武汉保利广场 18 楼 A 座电话 : 86 27 87119188 传真 : 86 27 87119177 邮编 : 430071 上海 MSD 办事处上海市虹口区欧阳路 196 号 26 号楼一楼 J+H 单元电话 : 86 21 26102888 传真 : 86 21 26102688 邮编 : 200083 本文中的产品指标和说明可不经通知而更改 Keysight Technologies, 2014, 2015 Published in USA, April 23, 2015 出版号 : 5991-3647CHCN www.keysight.com