子系列数据手册

Save this PDF as:
 WORD  PNG  TXT  JPG

Size: px
Start display at page:

Download "子系列数据手册"

Transcription

1 Freescale Semiconductor Document Number S9KEA28P80M48SF0 数据手册 : 技术数据 Rev 4, 09/204 KEA28 子系列数据手册支持以下产品 :S9KEAZ64AMLK(R) S9KEAZ28AMLK(R) S9KEAZ64AVLK(R) S9KEAZ28AVLK(R) S9KEAZ64ACLK(R) S9KEAZ28ACLK(R) S9KEAZ64AMLH(R) S9KEAZ28AMLH(R) S9KEAZ64AVLH(R) S9KEAZ28AVLH(R) S9KEAZ64ACLH(R) S9KEAZ28ACLH(R) 主要功能 工作范围 电压范围 :2.7 至 5.5 V Flash 编程电压范围 :2.7 至 5.5 V 温度范围 ( 环境 ):-40 至 25 C 性能 最高 48 MHz 的 ARM Cortex-M0+ 内核 单周期 32 位 x 32 位乘法器 单周期 I/O 访问端口 存储器和存储器接口 最高 28 KB 的 Flash 最高 6 KB 的 RAM 时钟 振荡器 (OSC) - 支持 khz 晶振或 4 MHz 至 24 MHz 晶振或陶瓷谐振器 ; 可选择低功耗或高增益振荡器 内部时钟源 (ICS) - 内部或外部参考时钟源以及内部 FLL 组成, 其中内部 37.5kHz 预校准参考时钟源可用于 48MHz 系统时钟 内部 khz 低功耗振荡器 (LPO) S9KEA28P80M48SF0 系统外设 电源管理模块 (PMC) 有三个功率模式 :Run Wait 和 Stop 可复位 中断并带可选跳变点的低压检测 (LVD) 模块 带独立时钟源的看门狗 (WDOG) 可配置循环冗余校验 (CRC) 模块 串行线调试 (SWD) 接口 SRAM 位操作映射区域 (BIT-BAND) 位处理引擎 (BME) 安全性和完整性模块 每个芯片拥有 80 位唯一标识 (ID) 号 人机接口 最多 7 个通用输入 / 输出 (GPIO) 两个 32 位键盘中断 (KBI) 模块 外部中断 (IRQ) 模块 模拟模块 一个高达 6 通道的 2 位 SAR ADC, 可工作在 Stop 模式, 可选硬件触发源 (ADC) 两个包含 6 位 DAC 和可配置参考输入的模拟比较器 (ACMP) 定时器 一个 6 通道 FlexTimer/PWM (FTM) 两个 2 通道 FlexTimer/PWM (FTM) 一个 2 通道周期性中断定时器 (PIT) 一个脉宽定时器 (PWT) 一个实时时钟 (RTC) 204 Freescale Semiconductor, Inc.

2 通信接口 两个 SPI 模块 (SPI) 高达三个 UART 模块 (UART) 两个 I2C 模块 (I2C) 一个 MSCAN 模块 (MSCAN) 封装选项 80 引脚 LQFP 64 引脚 LQFP 2 Freescale Semiconductor, Inc.

3 目录 订购器件 FTM 模块时序 确定有效的可订购器件 器件标识 说明 格式 字段 示例 等级 温度极限参数 湿度极限参数 ESD 极限参数 电压和电路极限参数 通用 非开关电气规格 DC 特性 供电电流特性 EMC 性能 开关规格 控制时序 热规格 热特性 外设工作要求与特性 内核模块 SWD 电气特性 外部振荡器 (OSC) 和 ICS 特性 NVM 规格 模拟 ADC 特性 模拟比较器 (ACMP) 电气规格 通信接口 SPI 开关规格 MSCAN 尺寸 获取封装尺寸 管脚 信号多路复用和引脚分配 修订历史记录...28 Freescale Semiconductor, Inc. 3

4 订购器件 订购器件. 确定有效的可订购器件 有效可订购器件编号已发布在网络上 如要确定该可订购器件编号, 敬请前往 freescale.com, 并搜索下列器件编号 :KEAZ28 2 器件标识 2. 说明 芯片的器件编号包含识别具体器件的字段 您可以使用这些字段的值来确定收到的具体器件 2.2 格式 此设备的器件编号采用如下格式 : Q B KEA A C FFF M T PP N 2.3 字段 下表列出器件编号中每一字段的可能值 ( 并非所有组合都有效 ): 字段说明值 Q 资格状态 S = 汽车认证 P = 资格预审 B 存储器类型 9 = Flash KEA Kinetis 汽车系列 KEA A 主要属性 Z = M0+ 内核 F = M4 W/ DSP & FPU C= M4 W/ AP + FPU C CAN 可用性 N = CAN 不可用 ( 空 ) = CAN 可用 FFF 程序存储器大小 28 = 28 KB M Maskset 修订版 A = 首个生产版本 B = 首个版本之后的修订版 下一页继续介绍此表... 4 Freescale Semiconductor, Inc.

5 等级 字段说明值 T 温度范围 ( C) V = 40 至 85 V= 40 至 05 M = 40 至 25 PP 封装标识符 LH = 64 LQFP (0 mm x 0 mm) LK = 80 LQFP (4 mm x 4 mm) N 封装类型 R = 盘卷 ( 空 )= 托盘 2.4 示例 下面是器件编号示例 : S9KEAZ28AMLK 3 等级 3. 温度极限参数 符号 说明 最小值 最大值 单位 注释 T STG 存储温度 C T SDR 无铅焊接温度 260 C 2. 根据 JEDEC 标准 JESD22-A03 高温存储时间 确定 2. 根据 IPC/JEDEC 标准 J-STD-020 非密封固态表面安装器件的潮湿 / 回流敏感度分级 确定 3.2 湿度极限参数 符号说明最小值最大值单位注释 MSL 湿度灵敏度等级 3. 根据 IPC/JEDEC 标准 J-STD-020 非密封固态表面安装器件的潮湿 / 回流敏感度分级 确定 3.3 ESD 极限参数 符号 说明 最小值 最大值 单位 注释 V HBM 静电放电电压, 人体放电模式 V 下一页继续介绍此表... Freescale Semiconductor, Inc. 5

6 等级 符号 说明 最小值 最大值 单位 注释 V CDM 静电放电电压, 设备充电模式 V 2 I LAT C 环境温度下的闭锁电流 ma 3. 根据 JEDEC 标准 JESD22-A4 静电放电 (ESD) 灵敏度测试人体放电模式 (HBM) 标准 确定 2. 根据 JEDEC 标准 JESD22-C0 微电子组件静电放电耐压阈值的电场感应器件充电模式测试方法 确定 3. 根据 JEDEC 标准 JESD78D IC 闭锁测试 确定 测试结果如下 : 在 25 C 环境温度下进行测试 (II 类 ) I/O 引脚通过 +00/-00 ma I 测试, 且 I DD 电流限制为 400 ma(v DD 在正注入过程中折叠 ) I/O 引脚通过 +50/-00 ma I 测试, 且 I DD 电流限制为 000 ma( 对于 V DD ) 电源组通过.5 V ccmax 由于产品调节要求,RESET_B 引脚仅经过负电流 I 测试 3.4 电压和电路极限参数 绝对最大极限仅为应力极限, 并不保证最大值时的功能操作 超过下表中指定的应力可能影响器件的可靠性或对器件造成永久性损坏 有关功能操作条件的更多信息, 请参阅此文档中的其他表格 该器件包含防止高静态电压或电场造成损坏的电路, 但建议采取预防措施, 以避免实际应用中高于额定电压的输入造成这部分电路的损坏 未用输入引脚连接到适当的逻辑电压电平 ( 例如,V SS 或 V DD ) 或使能相关引脚的内部上拉电阻, 可增强系统的可靠性 表. 电压和电流操作极限 符号说明最小值最大值单位 V DD 数字供电电压 V I DD 流入 V DD 的最大电流 20 ma V IN 除有效开漏引脚之外的输入电压 0.3 V DD V 有效开漏引脚的输入电压 V I D 单引脚瞬态最大电流限值 ( 适用于所有端口引脚 ) ma V DDA 模拟供电电压 V DD 0.3 V DD V. 最大额定 V DD 也适用于 V IN 6 Freescale Semiconductor, Inc.

7 通用 4 通用 4. 非开关电气规格 4.. DC 特性 本节包括有关电源要求和 I/O 引脚特性的信息 表 2. DC 特性 符号说明最小值典型值 最大值单位 工作电压 V V OH I OHT V OL I OLT V IH V IL 输出高电压 输出高电流 输出低电压 输出低电流 输入高电压 输入低电压 除 PTA2 和 PTA3 外所有 I/O 引脚, 标准驱动强度 大电流驱动引脚, 高驱动强度 2 5 V,I load = 5 ma V DD 0.8 V 3 V,I load = 2.5 ma V DD 0.8 V 5 V,I load = 20 ma V DD 0.8 V 3 V,I load = 0 ma V DD 0.8 V 所有端口的最大总输出高电 5 V 00 ma 流 I OH 3 V 60 所有 I/O 引脚, 标准驱动强度 大电流驱动引脚, 高驱动强度 2 5 V,I load = 5 ma 0.8 V 3 V,I load = 2.5 ma 0.8 V 5 V,I load =20 ma 0.8 V 3 V,I load = 0 ma 0.8 V 所有端口的最大总输出低电 5 V 00 ma 流 I OL 3 V 60 全部数字输入 4.5 V DD <5.5 V 0.65 V DD V 2.7 V DD <4.5 V 0.70 V DD 全部数字输入 4.5 V DD <5.5 V 0.35 V DD 2.7 V DD <4.5 V 0.30 V DD V hys 输入迟滞全部数字输入 0.06 V DD mv I In 输入漏电流 I INTOT 所有端口引脚的总漏电流 每个引脚 ( 高阻抗输入模式下的引脚 ) V IN = V DD 或 V SS 0. µa 高阻抗输入模式下的引脚 V IN = V DD 或 V SS 2 µa R PU 上拉电阻 所有数字输入并使能内部上 拉 ( 除 PTA2 和 PTA3 外的 所有 I/O 引脚 ) kω R PU 3 上拉电阻 PTA2 引脚和 PTA3 引脚 kω 下一页继续介绍此表... V Freescale Semiconductor, Inc. 7

8 非开关电气规格 表 2. DC 特性 ( 继续 ) 符号说明最小值典型值 最大值单位 I IC DC 注入电流 4, 5, 6 单引脚限值 V IN < V SS, V IN > V DD -2 2 ma 总 MCU 限值, 包括所有应力引脚的总和 C In 输入电容, 所有引脚 7 pf V RAM RAM 保留电压 2.0 V. 典型值在 25 时测得 经过 CZ, 没有经过测试 2. 仅 PTB4 PTB5 PTD0,PTD PTE0 PTE PTH0 及 PTH 支持大电流输出 3. 所指电阻值是该器件的内部实际值 在引脚外部测量时, 上拉值可能更高 4. 除 PTA2 和 PTA3 外所有非电源功能引脚在内部钳制到 V SS 和 V DD 之间 PTA2 和 PTA3 是在内部将电压钳位为 V SS 的有 效开漏 I/O 引脚 5. 当前输入必须限定为指定的电流值 要确定所需限流电阻的值, 请计算正负钳位电压的电阻值, 然后采用最大值 6. 在瞬态和最大工作电流条件下, 电源必须保持在工作 V DD 范围内进行调节的能力 如果正注入电流 (V In > V DD ) 高于 I DD, 则注 入电流可能流出 V DD, 并导致外部电源失调 MCU 不消耗电能时, 如没有系统时钟, 或时钟频率极低 ( 这将降低整体电量消 耗 ), 就要确保外部 V DD 负载的分流电流高于最大注入电流 表 3. LVD 和 POR 规格 符号说明最小值典型值最大值单位 V POR POR 重置电压 V V LVDH V LVWH V LVW2H V LVW3H V LVW4H 下降沿低压检测阈值 高量程 V (LVDV = ) 2 下降沿低压警告阈值 高量程 级压降 (LVWV = 00) 2 级压降 (LVWV=0) 3 级压降 (LVWV=0) 4 级压降 (LVWV=) V V V V V HYSH 高量程低压检测 / 警告迟滞 00 mv V LVDL V LVWL V LVW2L V LVW3L V LVW4L 下降沿低压检测阈值 低量程 (LVDV = 0) 下降沿低压警告阈值 低量程 级压降 (LVWV = 00) 2 级压降 (LVWV=0) 3 级压降 (LVWV=0) 4 级压降 (LVWV=) V V V V V V HYSDL 低量程低压检测迟滞 40 mv V HYSWL 低量程低压警告迟滞 80 mv V BG 经过缓冲的带隙输出 V. 最大值是 POR 可以保证的最高电压值 2. 上升沿阈值 = 下降沿阈值 + 迟滞电压 8 Freescale Semiconductor, Inc.

9 非开关电气规格 3. 电压已在 V DD = 5.0 V,Temp = 25 C 下进行出厂调整 V DD -V OH (V) I OH (ma) 图. 典型 V DD -V OH 对比 I OH ( 标准驱动强度 )(V DD = 5 V) V DD -V OH (V) I OH (ma) 图 2. 典型 V DD -V OH 对比 I OH ( 标准驱动强度 )(V DD = 3 V) Freescale Semiconductor, Inc. 9

10 非开关电气规格 V DD -V OH (V) I OH (ma) 图 3. 典型 V DD -V OH 对比 I OH ( 高驱动强度 )(V DD = 5 V) V DD -V OH (V) I OH (ma) 图 4. 典型 V DD -V OH 对比 I OH ( 高驱动强度 )(V DD = 3 V) 0 Freescale Semiconductor, Inc.

11 非开关电气规格 V OL (V) I OL (ma) 图 5. 典型 V OL 对比 I OL ( 标准驱动强度 )(V DD = 5 V) V OL (V) I OL (ma) 图 6. 典型 V OL 对比 I OL ( 标准驱动强度 )(V DD = 3 V) Freescale Semiconductor, Inc.

12 非开关电气规格 V OL (V) I OL (ma) 图 7. 典型 V OL 对比 I OL ( 高驱动强度 )(V DD = 5 V) V OL (V) I OL (ma) 图 8. 典型 V OL 对比 I OL ( 高驱动强度 )(V DD = 3 V) 2 Freescale Semiconductor, Inc.

13 非开关电气规格 4..2 供电电流特性 本节包括多种操作模式下供电电流的信息 参数 符号 内核 / 总线频 率 FEI 模式下运行电流值, 使能所有模块时钟 ; 从 Flash 运行 FEI 模式下运行电流值, 禁用并门控所有模块时钟 ; 从 Flash 运行 FBE 模式下运行电流值, 使能所有模块时钟 ; 从 RAM 运行 FBE 模式下运行电流值, 禁用并门控所有模块时钟 ; 从 RAM 运行 FEI 模式等待电流值, 使能所有模块时钟 表 4. 供电电流特性 V DD (V) 典型值 最大值单位温度 RI DD 48/24 MHz 5. ma -40 至 25 C 24/24 MHz 8 2/2 MHz 5 / MHz /24 MHz 3 24/24 MHz 7.9 2/2 MHz 4.9 / MHz 2.3 RI DD 48/24 MHz ma -40 至 25 C 24/24 MHz 5.5 2/2 MHz 3.8 / MHz /24 MHz /24 MHz 5.4 2/2 MHz 3.7 / MHz 2.2 RI DD 48/24 MHz ma -40 至 25 C 24/24 MHz /2 MHz 6 / MHz /24 MHz /24 MHz /2 MHz 5.9 / MHz 2.3 RI DD 48/24 MHz 5.4 ma -40 至 25 C 24/24 MHz /2 MHz 4.7 / MHz /24 MHz /24 MHz /2 MHz 4.6 / MHz 2.2 WI DD 48/24 MHz ma -40 至 25 C 24/24 MHz 下一页继续介绍此表... Freescale Semiconductor, Inc. 3

14 非开关电气规格 表 4. 供电电流特性 ( 继续 ) 参数 符号 内核 / 总线频 率 V DD (V) 典型值 最大值单位温度 2/2 MHz 4.3 / MHz /24 MHz /24 MHz /2 MHz 4.2 / MHz 2.3 Stop 模式电流, 无时钟激活 SI DD µa -40 至 25 C ( 除 khz LPO 时钟 ) 至 25 C ADC 使能下的 Stop 模式电流 ADLPC = ADLSMP = ADCO = MODE = 0B ADICLK = B ACMP 使能下的 Stop 模式电流 LVD 使能下的 Stop 模式电流 µa -40 至 25 C µa -40 至 25 C µa -40 至 25 C 典型列里的数据在 5.0 V 25 C 条件下统计值或是推荐值 2. 在高温下可观察到最大电流 3. 典型情况下,RTC 会导致 I DD 增加不超过 µa;rtc 时钟源为 khz LPO 时钟 4. 以 5% 占空比定期将 LVD 从 Stop 状态唤醒 周期等于或短于 2 ms 4..3 EMC 性能电磁兼容 (EMC) 性能很大程度上取决于 MCU 所处的环境 外部组件的电路板设计和布局 电路拓扑选择 位置和特性以及 MCU 软件操作在 EMC 性能中起重要作用 系统设计者必须参考下列飞思卡尔应用文档, 可在下述网站 :freescale.com 获得专门针对优化 EMC 性能的意见和指导 AN232: 电路板级电磁兼容设计 AN050:HCMOS 微控制器的电磁兼容 (EMC) 设计 AN263: 单片微控制器的电磁兼容设计 AN2764: 改善基于微控制器的应用的瞬态抗干扰性能 AN259: 基于 MCU 系统中降噪的系统设计和布局技术 4 Freescale Semiconductor, Inc.

15 开关规格 4.2 开关规格 4.2. 控制时序 表 5. 控制时序 编号极限符号最小值典型值 最大值单位 系统和内核时钟 f Sys DC 48 MHz 2 总线频率 (t cyc = /f Bus ) f Bus DC 24 MHz 3 内部低功耗振荡器频率 f LPO KHz 4 外部复位脉冲宽度 2 t extrst.5 t cyc ns 5 复位低驱动 t rstdrv 34 t cyc ns 6 IRQ 脉冲宽度异步路径 2 t ILIH 00 ns 同步路径 3 t IHIL.5 t cyc ns 7 键盘中断脉冲宽度异步路径 2 t ILIH 00 ns 同步路径 t IHIL.5 t cyc ns 8 端口上升和下降时间 标准驱动强度 ( 负载 = 50 pf) 4 t Rise 0.2 ns t Fall 9.5 ns 端口上升和下降时间 高驱 t Rise 5.4 ns 动强度 ( 负载 = 50 pf) 4 t Fall 4.6 ns. 除非另有说明, 否则典型值是指在 V DD = 5.0 V 25 C 时的特性数据 2. 这是保证可识别为 RESET 引脚请求的最短脉冲 3. 这是保证可通过引脚同步电路的最短脉冲宽度 低于该宽度的脉冲有可能不被识别 在 Stop 模式中将避开同步器, 所以可识 别更短的脉冲 4. 时序按 20% 的 V DD 电平和 80% 的 V DD 电平显示 温度范围 -40 C 至 25 C RESET_b 引脚 t extrst 图 9. 复位时序 t IHIL KBIPx IRQ/KBIPx t ILIH 图 0. KBIPx 时序 Freescale Semiconductor, Inc. 5

16 热规格 FTM 模块时序 同步电路决定可识别的最短输入脉冲或决定定时器计数器可配置的外部时钟源的最快时钟 这些同步电路的工作时钟是总线时钟 表 6. FTM 输入时序 功能符号最小值最大值单位 定时器时钟频率 f Timer f Bus f Sys Hz 外部时钟频率 f TCLK 0 f Timer /4 Hz 外部时钟周期 t TCLK 4 t cyc 外部时钟高电平时间 t clkh.5 t cyc 外部时钟低电平时间 t clkl.5 t cyc 输入捕捉脉冲宽度 t ICPW.5 t cyc t clkh t TCLK TCLK t clkl 图. 定时器外部时钟 t ICPW FTMCHn FTMCHn t ICPW 图 2. 定时器输入捕捉脉冲 4.3 热规格 4.3. 热特性 本节介绍有关工作温度范围 功耗和封装热阻的信息 I/O 引脚上的功耗通常比片上逻辑和电压调节器电路中的功耗少, 且它由用户决定而并非由 MCU 设计控制 要在功率计算中考虑 P I/O, 需要确定实际引脚电压和 V SS 或 V DD 之间的电压差并乘以每个 I/O 引脚的引脚电流 除异常高引脚电流 ( 高负载 ) 外, 引脚电压和 V SS 或 V DD 之间的压差将会很小 6 Freescale Semiconductor, Inc.

17 表 7. 热学属性 热规格 板类型符号说明 64 LQFP 80 LQFP 单位注释 单层 (S) R θja 热阻, 连结到外部环境 ( 自然对流 ) 7 57 C/W,, 2 四层 (2s2p) R θja 热阻, 连结到外部环境 ( 自然对流 ) C/W,, 3 单层 (S) R θjma 热阻, 连结到外部环境 ( 空气速率为 200 英尺 / 分钟 ) 四层 (2s2p) R θjma 热阻, 连结到外部环境 ( 空气速率为 200 英尺 / 分钟 ) C/W,, C/W,, 3 R θjb 热阻, 连结到板 C/W 4 R θjc 热阻, 连结到管壳 20 5 C/W 5 Ψ JT 热特性参数, 连结到外封装顶部中心 ( 自然对流 ) 5 3 C/W 6. 结温是裸片大小 片上功耗 封装热阻 安装环境 ( 板 ) 温度 环境温度 气流 板上其他组件的功耗和板热阻的函数 2. 基于 JEDEC JESD5-2 标准, 在单层板 (JESD5-3) 水平方向 3. 基于 JEDEC JESD5-6 标准, 在电路板 (JESD5-7) 水平方向 4. 裸片和印刷电路板上的热阻, 基于 JEDEC JESD5-8 标准 板温度在封装附近的板上表面测量 5. 裸片和封装底部焊盘之间的热阻 忽略接触热阻 6. 基于 JEDEC JESD5-2 标准, 热特性参数表示封装顶部和结温之间的温差 未提供希腊字母时的热特性 可通过以下公式计算平均芯片结温 (T J )( 以 C 为单位 ): T J = T A + (P D θ JA ) 其中 : T A = 环境温度, 以 C 为单位 θ JA = 封装热阻, 连结到环境, 以 C/W 为单位 P D = P int + P I/O P int = I DD V DD, 以瓦特为单位 芯片内部功率 P I/O = 输入和输出引脚上的功耗 由用户决定 对于大多数应用,P I/O << P int, 且可以忽略 P D 和 T J ( 如果忽略 P I/O ) 之间的近似关系是 : P D = K (T J C) 求解以上等式中的 K: K = P D (T A C) + θ JA (P D ) 2 其中 K 是特定部分的常数 通过测量已知 T A 的 P D ( 处于均衡状态 ) 来确定 K 使用此 K 值, 可通过以上公式迭代求解任何 T A 值来获得 P D 和 T J 值 Freescale Semiconductor, Inc. 7

18 外设工作要求与特性 5 外设工作要求与特性 5. 内核模块 5.. SWD 电气特性 表 8. SWD 全电压范围电气特性 符号 说明 最小值 最大值 单位 工作电压 V J SWD_CLK 工作频率 串行线调试 0 24 MHz J2 SWD_CLK 周期 /J ns J3 SWD_CLK 时钟脉宽 串行线调试 20 ns J4 SWD_CLK 上升和下降时间 3 ns J9 SWD_DIO SWD_CLK 上升前的输入数据建立时间 0 ns J0 SWD_DIO SWD_CLK 上升后的输入数据保持时间 3 ns J SWD_CLK 高电平至 SWD_DIO 数据有效时间 35 ns J2 SWD_CLK 高电平至 SWD_DIO 高阻态时间 5 ns SWD_CLK ( 输入 ) J3 J2 J3 J4 J4 图 3. 串行线时钟输入时序 8 Freescale Semiconductor, Inc.

19 外设工作要求与特性 SWD_CLK J9 J0 SWD_DIO 输入数据有效 J SWD_DIO 输出数据有效 J2 SWD_DIO J SWD_DIO 输出数据有效 图 4. 串行线数据时序 5.2 外部振荡器 (OSC) 和 ICS 特性 表 9. OSC 和 ICS 规格 ( 环境温度范围 = -40 到 25 C) 编号特性符号最小值典型值 最大值单位 晶振或谐振器频率 低频范围 (RANGE = 0) f lo khz 高频范围 (RANGE = ) f hi 4 24 MHz 2 负载电容 C C2 参见注释 2 3 反馈电阻低频率 低功耗模式 3 R F MΩ 4 串联电阻 - 低频率 低频率 高增益模式 0 MΩ 高频率 低功耗模式 MΩ 高频率 高增益模式 MΩ 低功耗模式 3 R S 0 kω 高增益模式 200 kω 5 串联电阻 高频低功耗模式 3 R S 0 kω 串联电阻 高频 高增益模式 4 MHz 0 kω 8 MHz 0 kω 6 MHz 0 kω 下一页继续介绍此表... Freescale Semiconductor, Inc. 9

20 外设工作要求与特性 表 9. OSC 和 ICS 规格 ( 环境温度范围 = -40 到 25 C) ( 继续 ) 编号特性符号最小值典型值 最大值单位 6 晶振启动时间低频范围 = khz 晶振 ; 高频范围 = 20 MHz 晶振 4,5 低频范围 低功耗 t CSTL 000 ms 低频范围 高增益 800 ms 高频范围 低功耗 t CSTH 3 ms 高频范围 高增益.5 ms 7 内部参考启动时间 t IRST µs 8 内部基准时钟 (IRC) 频率调整范围 f int_t khz 9 内部基准时钟频率, 出厂已调整, 0 DCO 输出频率范围 出厂已调整的内部振荡器精度 2 在 T = 25 C V DD = 5 V 的条件下调整时,IRC 随温度变化产生的偏差 3 采用出厂调整值的 DCO 输出频率精度 T = 25 C,V DD = 5 V f int_ft 37.5 khz FLL 基准电压源 = fint_t flo 或 fhi/rdiv f dco MHz T = 25 C,V DD = 5 V Δf int_ft % 温度范围是 -40 C 至 25 C Δf int_t % 温度范围是 -40 C 至 25 C Δf dco_ft % 4 FLL 采集时间 4,, 6 t Acquire 2 ms 5 DCO 输出时钟长期抖动 ( 平均间隔超过 2 ms) 7 C Jitter %f dco. 典型列里的数据是在 5.0 V 25 C 条件下的统计值或是推荐值 2. 参见晶振或谐振器制造商的建议 3. 当 RANGE = HGO = 0 时, 负载电容 (C C 2 ) 反馈电阻(R F ) 和串联电阻 (R S ) 将内部合并 4. 此参数为典型数据, 并未在每个器件上进行测试 5. 为了达到规格要求, 务必遵循正确的 PCB 布局流程 6. 在任何时候都适用于以下条件 : 当 FLL 参考源或参考分频器改变时 ; 调整值改变时 ; 或从 禁用 FLL (FBELP FBILP) 变为 启 用 FLL (FEI FEE FBE FBI) 时 当晶振 / 谐振器用作参考时钟源时, 此规格假定其已运行 7. 抖动是在最大 f Bus 下指定间隔内与已编程频率的平均偏差 测量时使用带滤波的外部电源和稳定的外部时钟 噪声通过 V DD 与 V SS 注入 FLL 电路, 并且晶体振荡器频率的变化增加了给定间隔内 C Jitter 的百分比 EXTAL OSC XTAL R F R S C 晶振或谐振器 C 2 图 5. 典型晶振或谐振器电路 20 Freescale Semiconductor, Inc.

21 外设工作要求与特性 5.3 NVM 规格 本节详细介绍了 Flash 存储器的编程 / 擦除时间和编程 / 擦除次数 表 0. Flash 特性 特性符号最小值 典型值 2 最大值 3 单位 4-40 C 到 25 C 下编程 / 擦除的供电电压 V prog/erase V 读取操作的供电电压 V Read V NVM 总线频率 f NVMBUS 24 MHz NVM 工作频率 f NVMOP MHz 擦除检验所有数据块 t VFYALL 2605 t cyc 擦除检验 Flash 块 t RDBLK 2579 t cyc 擦除检验 Flash 区段 t RDSEC 485 t cyc 一次读取 t RDONCE 464 t cyc 编程 Flash(2 个字 ) t PGM ms 编程 Flash(4 个字 ) t PGM ms 一次性编程 t PGMONCE ms 擦除所有块 t ERSALL ms 擦除 Flash 块 t ERSBLK ms 擦除 Flash 扇区 t ERSPG ms 将 Flash 解密 t UNSECU ms 验证后门访问密钥 t VFYKEY 482 t cyc 设置用户裕量级别 t MLOADU 45 t cyc FLASH 编程 / 擦除次数 T L 至 T H = -40 C 到 25 C 平均结温为 T Javg = 85 C 下高达 0,000 编程 / 擦除周期后数据保留周期 n FLPE 0 k 00 k 周期 t D_ret 5 00 年. 最短时间基于最大 f NVMOP 和最大 f NVMBUS 2. 典型时间基于典型 f NVMOP 和最大 f NVMBUS 3. 最大时间基于典型 f NVMOP 和典型 f NVMBUS, 并考虑老化 4. t cyc = / f NVMBUS 编程和擦除操作不需要除标准 V DD 电源之外的任何特殊电源 有关编程 / 擦除操作的更多详细信息, 请参见参考手册中的 Flash 存储器模块 一节 5.4 模拟 Freescale Semiconductor, Inc. 2

22 外设工作要求与特性 5.4. ADC 特性 表. 5 V 2 位 ADC 工作条件 特性条件符号最小值典型值 最大值单位注释 基准电位 低 高 V REFL V REFH V SSA V DDA /2 V DDA /2 V V DDA 供电电压绝对值 V DDA V V DD 的差值 (V DD -V DDA ) ΔV DDA mv 输入电压 V ADIN V REFL V REFH V 输入电容 C ADIN pf 输入电阻 R ADIN 3 5 kω 模拟源电阻 ADC 转换时钟频率 2 位模式 f ADCK > 4 MHz f ADCK < 4 MHz 0 位模式 f ADCK > 4 MHz f ADCK < 4 MHz 8 位模式 对于所有的 f ADCK 都有效 R AS 高速 (ADLPC=0) f ADCK MHz 低功耗 (ADLPC=) kω 外部到 MCU. 除非另有说明, 否则典型值假定 V DDA = 5.0 V, 温度 = 25 C,f ADCK =.0 MHz 典型值仅供参考, 并未在生产中进行测试 R AS Z AS 简化版输入引脚等效电路因输入保护产生焊盘泄漏电流 z ADIN R ADIN 简化版通道选择电路 ADC SAR 引擎 v ADIN v AS C AS R ADIN 输入引脚 R ADIN 输入引脚 R ADIN 输入引脚 C ADIN 图 6. ADC 输入阻抗等效图 22 Freescale Semiconductor, Inc.

23 表 2. 2 位 ADC 特性 (V REFH = V DDA,V REFL = V SSA ) 外设工作要求与特性 特性条件符号最小值典型值 最大值单位 供电电流 ADLPC = ADLSMP = ADCO = 供电电流 ADLPC = ADLSMP = 0 ADCO = 供电电流 ADLPC = 0 ADLSMP = ADCO = 供电电流 ADLPC = 0 ADLSMP = 0 ADCO = I DDA 33 µa I DDA 28 µa I DDA 327 µa I DDA µa 供电电流停止 复位 模块关闭 I DDA 0.0 µa ADC 异步时钟源高速 (ADLPC = 0) f ADACK MHz 转换时间 ( 包括采样时间 ) 低功耗 (ADLPC = ) 短样 (ADLSMP = 0) t ADC 20 ADCK 周期 长样 (ADLSMP = ) 40 采样时间短样 (ADLSMP = 0) t ADS 3.5 ADCK 周期 长样 (ADLSMP = ) 23.5 未调整总误差 2 2 位模式 E TUE ±5.0 LSB 3 0 位模式 ±.5 8 位模式 ±0.8 差分非线性 2 位模式 DNL ±.5 LSB 3 0 位模式 ±0.4 8 位模式 ±0.5 积分非线性 2 位模式 INL ±.5 LSB 3 0 位模式 ±0.4 8 位模式 ±0.5 零量程误差 4 2 位模式 E ZS ±.0 LSB 3 0 位模式 ±0.2 8 位模式 ±0.35 满量程误差 5 2 位模式 E FS ±2.5 LSB 3 0 位模式 ±0.3 8 位模式 ±0.25 量化误差 2 位模式 E Q ±0.5 LSB 3 下一页继续介绍此表... Freescale Semiconductor, Inc. 23

24 外设工作要求与特性 表 2. 2 位 ADC 特性 (V REFH = V DDA,V REFL = V SSA ) ( 继续 ) 特性 条件 符号 最小值 典型值 最大值 单位 输入泄漏误差 6 所有模式 E IL I In x R AS mv 温度传感器斜率 -40 C 25 C m mv/ C 25 C 25 C 温度传感器电压 25 C V TEMP V. 除非另有说明, 否则典型值假定 V DDA = 5.0 V, 温度 = 25 C,f ADCK =.0 MHz 典型值仅供参考, 并未在生产中进行测试 2. 包括量化 3. LSB = (V REFH - V REFL )/2 N 4. V ADIN = V SSA 5. V ADIN = V DDA 6. I In = 漏电流 ( 参考直流特性 ) 模拟比较器 (ACMP) 电气规格表 3. 比较器电气规格 特性符号最小值典型值最大值单位 供电电压 V DDA V 供电电流 ( 工作模式 ) I DDA 0 20 µa 模拟输入电压 V AIN V SS V DDA V 模拟输入偏移电压 V AIO 40 mv 模拟比较器迟滞 (HYST=0) V H 5 20 mv 模拟比较器迟滞 (HYST=) V H mv 供电电流 ( 关闭模式 ) I DDAOFF 60 na 传播延迟 t D 0.4 µs 5.5 通信接口 5.5. SPI 开关规格 串行外设接口 (SPI) 可为主从操作提供同步串行总线 SPI 的很多传输性质可以通过软件配置 下面各表将介绍经典 SPI 时序模式的时序特性 有关修正传输格式的信息, 请参见本芯片 参考手册 中的 SPI 一章 这些格式主要用于和速度较慢的外围 24 Freescale Semiconductor, Inc.

25 设备通信 如无特殊说明, 表中所有时序采用的电压阈值均为 20% 的 V DD 和 80% 的 V DD, 所有 SPI 引脚挂有 25 pf 的负载 所有如下时序都在禁止压摆率控制和使能高驱动的假设下得到的 表 4. SPI 主机模式时序 编号符号说明最小值最大值单位注解 f op 操作频率 f Bus /2048 f Bus /2 Hz f Bus 是总线时钟 2 t SPSCK SPSCK 周期 2 x t Bus 2048 x t Bus ns t Bus = /f Bus 3 t Lead 使能前置时间 /2 t SPSCK 4 t Lag 使能滞后时间 /2 t SPSCK 5 t WSPSCK 时钟 (SPSCK) 高电平或低电平时间 t Bus x t Bus ns 6 t SU 数据建立时间 ( 输入 ) 8 ns 7 t HI 数据保持时间 ( 输入 ) 8 ns 8 t v 有效数据 ( 在 SPSCK 边沿后 ) 25 ns 9 t HO 数据保持时间 ( 输出 ) 20 ns 0 t RI 输入上升时间 t Bus 25 ns t FI 输入下降时间 t RO 输出上升时间 25 ns t FO 输出下降时间 外设工作要求与特性 SS ( 输出 ) SPSCK (CPOL=0) ( 输出 ) SPSCK (CPOL=) ( 输出 ) MISO ( 输入 ) MSB 输入 2 位 6... LSB 输入 8 9 MOSI ( 输出 ) MSB 输出 2 位 6... LSB 输出. 如果配置为输出 2. LSBF = 0 对于 LSBF =, 位序为 LSB 位... 位 6 MSB 图 7. SPI 主机模式时序 (CPHA=0) Freescale Semiconductor, Inc. 25

26 外设工作要求与特性 SS ( 输出 ) SPSCK (CPOL=0) ( 输出 ) SPSCK (CPOL=) ( 输出 ) MISO MSB 输入 2 ( 输入 ) 位 6... LSB 输入 8 9 MOSI ( 输出 ) 端口数据 主机 MSB 输出 2 位 6... 主机 LSB 输出 端口数据. 如果配置为输出 2. LSBF = 0 对于 LSBF =, 位序为 LSB 位... 位 6 MSB 图 8. SPI 主机模式时序 (CPHA=) 表 5. SPI 从机模式时序 编号符号说明最小值最大值单位注解 f op 操作频率 0 f Bus /4 Hz f Bus 是控制时序中定义的 总线时钟 2 t SPSCK SPSCK 周期 4 x t Bus ns t Bus = /f Bus 3 t Lead 使能前置时间 t Bus 4 t Lag 使能滞后时间 t Bus 5 t WSPSCK 时钟 (SPSCK) 高电平或低电平时间 t Bus - 30 ns 6 t SU 数据建立时间 ( 输入 ) 5 ns 7 t HI 数据保持时间 ( 输入 ) 25 ns 8 t a 从机访问时间 t Bus ns 从高阻抗状态到数据有效 的时间 9 t dis 从机 MISO 禁用时间 t Bus ns 到高阻抗状态的保持时间 0 t v 有效数据 ( 在 SPSCK 边沿后 ) 25 ns t HO 数据保持时间 ( 输出 ) 0 ns 2 t RI 输入上升时间 t Bus - 25 ns t FI 输入下降时间 3 t RO 输出上升时间 25 ns t FO 输出下降时间 26 Freescale Semiconductor, Inc.

27 外设工作要求与特性 SS ( 输入 ) SPSCK (CPOL=0) ( 输入 ) SPSCK (CPOL=) ( 输入 ) MISO ( 输出 ) 参见注释 从机 MSB 位 6... 从机 LSB 输出 参见注释 6 7 MOSI ( 输入 ) MSB 输入 位 6... LSB 输入 注释 : 未定义 图 9. SPI 从机模式时序 (CPHA = 0) SS ( 输入 ) 2 4 SPSCK (CPOL=0) ( 输入 ) SPSCK (CPOL=) ( 输入 ) MISO ( 输出 ) 参见注释 从机 MSB 输出位 6... 从机 LSB 输出 9 MOSI ( 输入 ) MSB 输入 位 6... LSB 输入 注释 : 未定义 图 20. SPI 从机模式时序 (CPHA = ) MSCAN 表 6. MSCAN 唤醒脉冲特性 参数符号最小值典型值最大值单位 MSCAN 唤醒显性脉冲 ( 滤波 ) t WUP µs MSCAN 唤醒显性脉冲 ( 不滤波 ) t WUP µs Freescale Semiconductor, Inc. 27

28 尺寸 6 尺寸 6. 获取封装尺寸封装图纸中提供了封装尺寸 如要查找封装图纸, 敬请前往 freescale.com, 并按关键字搜索封装图纸的文档编号 : 如果需要此封装的图纸 请使用此文档编号 64 引脚 LQFP 98ASS23234W 80 引脚 LQFP 98ASS23237W 7 管脚 7. 信号多路复用和引脚分配 有关引脚多路复用的详细信息, 请参见 KEA28 参考手册 信号多路复用和信号说明 章节 8 修订历史记录 下表介绍本文档的修订历史记录 表 7. 修订历史记录 修订版本号日期重大变更 修订版 204 年 3 月 日首次发行 修订版 年 6 月 8 日 删除了 参数分类 章节 删除文档中所有表中的 分类 列 添加了新章节 - 供电电流特性 修订版 年 7 月 8 日 添加了受支持的器件编号 更新了 ESD 极限参数部分 更新了 DC 特性章节中的图 更新了以下表格中的规格 : 表 9 修订版 年 9 月 3 日 数据手册类型更改为 技术数据 28 Freescale Semiconductor, Inc.

29 How to Reach Us: Home Page: freescale.com Web Support: freescale.com/support 本文档中的信息仅供系统和软件实施方使用 Freescale 产品 本文并未明示或者暗示授予利用本文档信息进行设计或者加工集成电路的版权许可 Freescale 保留对此处任何产品进行更改的权利, 恕不另行通知 Freescale 对其产品在任何特定用途方面的适用性不做任何担保 表示或保证, 也不承担因为应用程序或者使用产品或电路所产生的任何责任, 明确拒绝承担包括但不局限于后果性的或附带性的损害在内的所有责任 Freescale 的数据表和 / 或规格中所提供的 典型 参数在不同应用中可能并且确实不同, 实际性能会随时间而有所变化 所有运行参数, 包括 经典值 在内, 必须经由客户的技术专家对每个客户的应用程序进行验证 Freescale 未转让与其专利权及其他权利相关的许可 Freescale 销售产品时遵循以下网址中包含的标准销售条款和条件 :freescale.com/ SalesTermsandConditions. Freescale, the Freescale logo, and Kinetis, are trademarks of Freescale Semiconductor, Inc., Reg. U.S. Pat. & Tm. Off. All other product or service names are the property of their respective owners. 204 Freescale Semiconductor, Inc. 204 飞思卡尔半导体有限公司 Document Number S9KEA28P80M48SF0 Revision 4, 09/204